[FPGA] 图像传感器与相机的LVDS高速传输&FPGA解码

[复制链接]
1180|0
 楼主| feihufuture 发表于 2020-9-16 15:27 | 显示全部楼层 |阅读模式
本帖最后由 feihufuture 于 2020-9-16 15:41 编辑

在我之前的工作中,主要遇到图像传感器、相机的LVDS视频传输方式分为三种。
1)cameralink方式,
带参考时钟
cameralink每个信号占用每个周期中的一个bit位;
解码时不需要使用同步码
注意事项:
解码时钟需通过cameralink参考时钟倍频来产生,不能用本地时钟;
出于稳定性考虑,检测上升沿需要检测很大数量之后再开始采集。
当然,为了避免麻烦,可以直接用芯片
DS90CR288A


2)LVDS方式,带参考时钟,同步码常置的方式。
这种方式,需要通过低速接口,先将传感器设置为同步码模式;
设置完毕后,每一对LVDS,都会一直输出同步码;

FPGA解码时,先对每个通道进行相位训练,直到所有LVDS对训练完成;
然后对LVDS对之间,进行字节对齐即可。


3)LVDS方式,无参考时钟,同步码位于图像帧中的方式。
这种,方法跟2类似,需要用到延时单元,相位训练,但时钟是本地时钟倍频。

三种方式,从易到难!








本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:WX:feihu612 免费合作开发ECAT主从站

171

主题

1029

帖子

101

粉丝
快速回复 在线客服 返回列表 返回顶部