打印

头大的SCH!

[复制链接]
2207|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
nongfuxu|  楼主 | 2012-1-26 13:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
ST, AD, DDS, se, FIR
用SCH格式重新建了项目,在项目中加入了CORE IP生成的24int和28uint相加的加法器,然后在MAP时出现以下错误信息:
MapLib:979 - LUT3 symbol "D13/D6/U0/xst_addsub/i_baseblox.i_baseblox_addsub/pipelining.stages[1].slices[1].first.first_stage_adder/i_lut4.i_lut4_addsub/halfsum<0>1" (output signal=D13/D6/U0/xst_addsub/i_baseblox.i_baseblox_addsub/pipelining.stages[1].slices[1].first.first_stage_adder/i_lut4.i_lut4_addsub/halfsum<0>) has input signal "D13/D6/bypass" which will be trimmed. See Section 5 of the Map Report File for details about why the input signal will become undriven.
哪位大侠知道是什么原因?

相关帖子

沙发
nongfuxu|  楼主 | 2012-1-26 16:18 | 只看该作者
CORE IP自己生成的东西,也会出错? 不会又是ISE脑残?
原因在哪里呢?

使用特权

评论回复
板凳
nongfuxu|  楼主 | 2012-1-26 18:01 | 只看该作者
在SCH下信号流程是一目了然,不过修改时太烦了。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:是不是经济不KUA,房价下不来? 高房价只能带来“实体经济挤出效应”。

417

主题

4293

帖子

2

粉丝