打印
[DSP]

数字控制延时对并网变流器控制性能的影响及基于DSP 优化

[复制链接]
584|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jk0112|  楼主 | 2020-10-10 21:31 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
数字控制系统不可避免的存在延时,而延时环节会影响系统的稳定性。文中以单电感滤波的二极管钳位三电平并网变流器为例,分析几种典型软件架构下的延时区别及对控制性能的影响,得出控制延时越小越有利于改善系统稳定性和提高并网波形质量的结论。提出了一种工程上基于DSP 的缩短控制延时的方法,在一台并网变流器上进行试验,试验结果验证了方法的有效性,具有工程应用价值。数字控制中的延时是不可避免的,一般的控制延时为一个载波周期或半个载波周期,当开关频率较低时,即使半个载波周期的延时对系统的控制性能也有较大的影响。本文以单电感滤波的二极管钳位三电平并网变流器为例,分析几种典型数字控制系统软件架构下控制延时的区别,并在Matlab 中仿真验证不同延时对控制性能的影响。提出一种工程上基于DSP 数字控制系统的缩短控制延时的方法,在不增加系统硬件成本的情况下尽量缩短控制延时,用于提高控制性能和改善稳定性。样机的试验结果验证了方法的有效性,具有工程应用价值。

使用特权

评论回复

相关帖子

沙发
zeshoufx| | 2020-10-11 22:13 | 只看该作者
谢谢分享【数字控制延时对并网变流器控制性能的影响及基于DSP 优化】

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

248

主题

544

帖子

2

粉丝