[DSP] 为什么要片内RAM大的DSP效率高?

[复制链接]
1623|28
 楼主| shimx 发表于 2020-12-16 20:46 | 显示全部楼层 |阅读模式
为什么要片内RAM大的DSP效率高?
zhaoxqi 发表于 2020-12-16 20:51 | 显示全部楼层
目前DSP发展的片内存储器RAM越来越大,要设计高效的DSP系统,就应该选择片内RAM较大的DSP。片内RAM同片外存储器相比,片内RAM的速度较快,可以保证DSP无等待运行。
lizye 发表于 2020-12-16 20:55 | 显示全部楼层
对于C2000/C3x/C5000系列,部分片内存储器可以在一个指令周期内访问两次,使得指令可以更加高效。
zhaoxqi 发表于 2020-12-16 20:58 | 显示全部楼层
片内RAM运行稳定,不受外部的干扰影响,也不会干扰外部。
zhanghqi 发表于 2020-12-16 21:02 | 显示全部楼层
DSP片内多总线,在访问片内RAM时,不会影响其它总线的访问,效率较高。
lizye 发表于 2020-12-16 21:06 | 显示全部楼层
效率是比较高,但是RAM大了价格也高了啊
 楼主| shimx 发表于 2020-12-16 21:13 | 显示全部楼层
这样啊,了解了。。。
xxmmi 发表于 2020-12-16 21:19 | 显示全部楼层
应该选择片内RAM较大的DSP。
lium 发表于 2020-12-16 21:23 | 显示全部楼层
很多DSP的运行主频并不一定比微控制器更高了
langgq 发表于 2020-12-16 21:26 | 显示全部楼层
C6000系列的DSP?
gongche 发表于 2020-12-16 21:30 | 显示全部楼层
DSP在硬件结构上做了优化,使得其运算效率非常高。
huanghuac 发表于 2020-12-16 21:39 | 显示全部楼层
使用多线程提高代码运行速度
tian111 发表于 2020-12-16 21:42 | 显示全部楼层
片内RAM的速度较快,可以保证DSP无等待运行。
yufe 发表于 2020-12-16 21:46 | 显示全部楼层
不受外部的干扰影响
xxrs 发表于 2020-12-16 21:51 | 显示全部楼层
DSP片内多总线,在访问片内RAM时,不会影响其它总线的访问,效率较高。
renyaq 发表于 2020-12-16 21:55 | 显示全部楼层
片内RAM的速度较快
morrisk 发表于 2020-12-16 21:59 | 显示全部楼层
提高数据交换的能力。
wangpe 发表于 2020-12-16 22:05 | 显示全部楼层
可以保证DSP无等待运行。
huwr 发表于 2020-12-16 22:08 | 显示全部楼层
片内存储器RAM越来越大,要设计高效的DSP系统
tian111 发表于 2020-12-16 22:11 | 显示全部楼层
使得指令可以更加高效。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

857

主题

10661

帖子

5

粉丝
快速回复 在线客服 返回列表 返回顶部