打印

一种基于FPGA的告诉误码测试仪的设计

[复制链接]
1483|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
hihu|  楼主 | 2012-2-17 20:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪,基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。基于FPGA的告诉误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可以相应变化。在发送端发送M序列作为测试数据,其测试速度最高可达到155MB/S。由于将其物理层上的各种协议层得功能集中到FPGA内部实现,减少了硬件和软件的复杂度,并且缩短了系统的开发周期,具有可生气的特点。

一种基于FPGA的告诉误码测试仪的设计.pdf

1.67 MB

相关帖子

沙发
tikelu| | 2012-2-17 20:48 | 只看该作者
误码测试仪是非常重要的设备检测仪器 要好好看下

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

657

帖子

1

粉丝