关于CMOS非门供电电压瞬态变化的问题

[复制链接]
2978|2
 楼主| 5945mpj 发表于 2009-7-31 15:08 | 显示全部楼层 |阅读模式
本帖最后由 5945mpj 于 2009-8-3 19:43 编辑

CMOS反相器74LVC2G06在系统掉电时,他的供电端VDD是怎么变化的?为是VDD在系统掉电后稳定一定时间,我把VCC(3.3V)串个肖特基二极管输出VDD(3.0V),并在VDD加一106电容,但用示波器发现,掉电瞬间VDD由3.0V在20ms内降为1.6V,然后才缓慢放电,大约10S才降为0V。为什么会瞬间降为1.6V呢? 我降106换成470uF的大电容后,VDD就能缓慢下降了,但用大电容是不现实的,我想知道什么原因导致的VDD端掉电时瞬间大电流放电,怎样去让VDD实现缓慢下降?<br />  谢谢各位!!

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
耕在此行 发表于 2009-8-2 08:06 | 显示全部楼层
[img]
  1. [b][/b]
[/img]

没仔细看呢.
chunyang 发表于 2009-8-2 15:48 | 显示全部楼层
这是符合相对较重所致,除了增加电容别无它法。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

15

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部