FPGA,伤不起!

[复制链接]
5003|33
 楼主| nongfuxu 发表于 2012-2-25 23:48 | 显示全部楼层 |阅读模式
相比C编译速度, FPGA真伤不起!
GoldSunMonkey 发表于 2012-2-26 13:10 | 显示全部楼层
:)你要是能突破,那么,你将是世界首付
opple 发表于 2012-2-26 18:09 | 显示全部楼层
祝楼主好运 早日成为首富
opple 发表于 2012-2-26 18:09 | 显示全部楼层
 楼主| nongfuxu 发表于 2012-2-26 18:14 | 显示全部楼层
你要是能突破,那么,你将是世界首付

连GSM版主都这么说,看样子FPGA编译速度提升还需要有漫长的路.
GoldSunMonkey 发表于 2012-2-26 18:21 | 显示全部楼层
tikelu 发表于 2012-2-26 18:30 | 显示全部楼层
还是很值得期待的呀
GoldSunMonkey 发表于 2012-2-26 20:04 | 显示全部楼层
:)马上我们将有新的XILINX的工具。
jakfens 发表于 2012-2-27 09:35 | 显示全部楼层
aceice 发表于 2012-2-27 10:23 | 显示全部楼层
不做布局布线还是挺快的。不要拿软件调试那一套搞,否则坑死你。
LANGshanhao 发表于 2012-2-27 10:35 | 显示全部楼层
不拿软件调试,那怎么调试程序呢?求指教
dan_xb 发表于 2012-2-27 10:52 | 显示全部楼层
有Simulation,有ChipScope抓波形
布局布线怎么能和编译比呢,本来就不是一码事啊,一个是在固定的结构上生成程序,一个是构造一个结构,两者的复杂度不是一个数量级啊。布局布线和PCB的自动布局布线差不多,这两个比比还差不多
AutoESL 发表于 2012-2-27 17:24 | 显示全部楼层
asic也一样慢
 楼主| nongfuxu 发表于 2012-2-27 18:27 | 显示全部楼层
有Simulation,有ChipScope抓波形

嗯! 只是每次chipscope前的综合实现太花时间难以忍受.
已经废了INSERT ,那玩具太慢. 不过用GENERANER也还是非常花时间.
 楼主| nongfuxu 发表于 2012-2-27 18:30 | 显示全部楼层
不做布局布线还是挺快的。不要拿软件调试那一套搞,否则坑死你。

理解不了.
不要拿软件调试那一套搞,那就得用CHIPSCOPE;
用CHIPSCOPE 就得布局布线.
 楼主| nongfuxu 发表于 2012-2-27 18:32 | 显示全部楼层
马上我们将有新的XILINX的工具

GSM版主,能否先透露点消息?
GoldSunMonkey 发表于 2012-2-27 22:54 | 显示全部楼层
哈哈,到时候你就知道了。
不过你就用不上了。
GoldSunMonkey 发表于 2012-2-27 22:55 | 显示全部楼层
哈哈,再买点下载线,我就告诉你:)哈哈
 楼主| nongfuxu 发表于 2012-2-28 09:39 | 显示全部楼层
哈哈,再买点下载线,我就告诉你:)哈哈

我那根下载线,现在还好着,还没有坏。:)
GSM你也忒扣门了吧。;P
GoldSunMonkey 发表于 2012-2-28 13:15 | 显示全部楼层
我那根下载线,现在还好着,还没有坏。:)
GSM你也忒扣门了吧。;P
nongfuxu 发表于 2012-2-28 09:39
有备无患
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:是不是经济不KUA,房价下不来? 高房价只能带来“实体经济挤出效应”。

417

主题

4297

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部