这个电路是光耦加可控硅控制交流电的开关电路,正常工作时,光耦输入端input输入高电平时,可控硅导通,交流电流经R10,R10会发热,反之光耦输入低电平时,R10无电流流过,不会发热.
实际上在光耦输入端为低电平时,电阻仍会发热,是电路设计错了吗?
做了一些测试,现象如下
1.如果光耦input位置输入高电平,则电阻R10轻微发热,如果input输入低电平,则电阻R10极速发热,和理论正好相反
2.电阻发热时,如果把光耦输出端4和6引脚断开,则电阻不再发热
请教问题可能的原因和解决的思路
这个问题前面提过一次,当时有人提出可能是可控硅1和2脚反了,经测试并不是这个原因,只是原理图显示的问题,现把原理图整理后重新提问
|