有一个输入信号到FPGA,3.3V电平标准,但是FPGA的IO口只有1.8V,想串一个分压电阻,同时再并一个电阻到地,电阻的大小应该如何选择。
因为从前有一个CLK也这么分压过,系统内部的CLK,分别用的是15K和18K的电阻,结果驱动不了,换成150R和180R的电阻就OK了。
但是现在他只是一个外部输入信号,我也不知道他的驱动能力,那我应该如何选择。如果选择比较大的阻值的话还是担心驱动不了,电阻选择小了担心FPGA的过流为难题。
还有一个问题,能不能直接串联一个电阻,不要并联到地,利用IO口的输入阻抗分压,这样可行吗 |