打印

滤波电容、去耦电容、旁路电容作用

[复制链接]
986|11
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
qbwww|  楼主 | 2021-4-11 13:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
经常有朋友搞不清这几种电容的作用,偶人看到此文 转过来:
滤波电容、去耦电容、旁路电容作用

滤波电容用在电源整流电路中,用来滤除交流成分。使输出的直流更平滑。
去耦电容用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。
旁路电容用在有电阻连接时,接在电阻两端使交流信号顺利通过。

1.关于去耦电容蓄能作用的理解
1)去耦电容主要是去除高频如RF信号的干扰,干扰的进入方式是通过电磁辐射。
      而实际上,芯片附近的电容还有蓄能的作用,这是第二位的。
     你可以把总电源看作密云水库,我们大楼内的家家户户都需要供水,
     这时候,水不是直接来自于水库,那样距离太远了,
     等水过来,我们已经渴的不行了。
     实际水是来自于大楼顶上的水塔,水塔其实是一个buffer的作用。
     如果微观来看,高频器件在工作的时候,其电流是不连续的,而且频率很高,
     而器件VCC到总电源有一段距离,即便距离不长,在频率很高的情况下,
     阻抗Z=i*wL R,线路的电感影响也会非常大,
     会导致器件在需要电流的时候,不能被及时供给。
     而去耦电容可以弥补此不足。
     这也是为什么很多电路板在高频器件VCC管脚处放置小电容的原因之一
   (在vcc引脚上通常并联一个去藕电容,这样交流分量就从这个电容接地。)
2)有源器件在开关时产生的高频开关噪声将沿着电源线传播。去耦电容的主要功能就是提供
     一 个局部的直流电源给有源器件,以减少开关噪声在板上的传播和将噪声引导到地
2.旁路电容和去耦电容的区别
     去耦:去除在器件切换时从高频器件进入到配电网络中的RF能量。去耦电容还可以为器件     供局部化的DC电压源,它在减少跨板浪涌电流方面特别有用。
旁路:从元件或电缆中转移出不想要的共模RF能量。这主要是通过产生AC旁路消除无意的能量进入敏感的部分,另外还可以提供基带滤波功能(带宽受限)。

    我们经常可以看到,在电源和地之间连接着去耦电容,它有三个方面的作用:一是作为本集成电路的蓄能电容;二是滤除该器件产生的高频噪声,切断其通过供电回路进行传播的通路;三是防止电源携带的噪声对电路构成干扰。
    在电子电路中,去耦电容和旁路电容都是起到抗干扰的作用,电容所处的位置不同,称呼就不一样了。对于同一个电路来说,旁路(bypass)电容是把输入信号中的高频噪声作为滤除对象,把前级携带的高频杂波滤除,而去耦(decoupling)电容也称退耦电容,是把输出信号的干扰作为滤除对象。

在一个大的电容上还并联一个小电容的原因
    大电容由于容量大,所以体积一般也比较大,且通常使用多层卷绕的方式制作,这就导致了大电容的分布电感比较大(也叫等效串联电感,英文简称ESL)。大家知道,电感对高频信号的阻抗是很大的,所以,大电容的高频性能不好。而一些小容量电容则刚刚相反,由于容量小,因此体积可以做得很小(缩短了引线,就减小了ESL,因为一段导线也可以看成是一个电感的),而且常使用平板电容的结构,这样小容量电容就有很小ESL这样它就具有了很好的高频性能,但由于容量小的缘故,对低频信号的阻抗大。所以,如果我们为了让低频、高频信号都可以很好的通过,就采用一个大电容再并上一个小电容的方式。常使用的小电容为0.1uF的瓷片电容,当频率更高时,还可并联更小的电容,例如几pF,几百pF的。而在数字电路中,一般要给每个芯片的电源引脚上并联一个0.1uF的电容到地(这个电容叫做退耦电容,当然也可以理解为电源滤波电容,越靠近芯片越好),因为在这些地方的信号主要是高频信号,使用较小的电容滤波就可以了。
采用电容退耦是解决电源噪声问题的主要方法。这种方法对提高瞬态电流的响应速度,降低电源分配系统的阻抗都非常有效。

对于电容退耦,很多资料中都有涉及,但是阐述的角度不同。有些是从局部电荷存储(即储能)的角度来说明,有些是从电源分配系统的阻抗的角度来说明,还有些资料的说明更为混乱,一会提储能,一会提阻抗,因此很多人在看资料的时候感到有些迷惑。其实,这两种提法,本质上是相同的,只不过看待问题的视角不同而已。为了让大家有个清楚的认识,本文分别介绍一下这两种解释。
4.1 从储能的角度来说明电容退耦原理。
在制作电路板时,通常会在负载芯片周围放置很多电容,这些电容就起到电源退耦作用。其原理可用图1说明。

图1 去耦电路
当负载电流不变时,其电流由稳压电源部分提供,即图中的I0,方向如图所示。此时电容两端电压与负载两端电压一致,电流Ic为0,电容两端存储相当数量的电荷,其电荷数量和电容量有关。当负载瞬态电流发生变化时,由于负载芯片内部晶体管电平转换速度极快,必须在极短的时间内为负载芯片提供足够的电流。但是稳压电源无法很快响应负载电流的变化,因此,电流I0不会马上满足负载瞬态电流要求,因此负载芯片电压会降低。但是由于电容电压与负载电压相同,因此电容两端存在电压变化。对于电容来说电压变化必然产生电流,此时电容对负载放电,电流Ic不再为0,为负载芯片提供电流。根据电容等式:
   
     (公式1)
只要电容量C足够大,只需很小的电压变化,电容就可以提供足够大的电流,满足负载瞬态电流的要求。这样就保证了负载芯片电压的变化在容许的范围内。这里,相当于电容预先存储了一部分电能,在负载需要的时候释放出来,即电容是储能元件。储能电容的存在使负载消耗的能量得到快速补充,因此保证了负载两端电压不至于有太大变化,此时电容担负的是局部电源的角色。
从储能的角度来理解电源退耦,非常直观易懂,但是对电路设计帮助不大。从阻抗的角度理解电容退耦,能让我们设计电路时有章可循。实际上,在决定电源分配系统的去耦电容量的时候,用的就是阻抗的概念。
4.2 从阻抗的角度来理解退耦原理。
将图1中的负载芯片拿掉,如图2所示。从AB两点向左看过去,稳压电源以及电容退耦系统一起,可以看成一个复合的电源系统。这个电源系统的特点是:不论AB两点间负载瞬态电流如何变化,都能保证AB两点间的电压保持稳定,即AB两点间电压变化很小。

图片2 电源部分

我们可以用一个等效电源模型表示上面这个复合的电源系统,如图3

图3 等效电源
对于这个电路可写出如下等式:
         (公式2)
我们的最终设计目标是,不论AB两点间负载瞬态电流如何变化,都要保持AB两点间电压变化范围很小,根据公式2,这个要求等效于电源系统的阻抗Z要足够低。在图2中,我们是通过去耦电容来达到这一要求的,因此从等效的角度出发,可以说去耦电容降低了电源系统的阻抗。另一方面,从电路原理的角度来说,可得到同样结论。电容对于交流信号呈现低阻抗特性,因此加入电容,实际上也确实降低了电源系统的交流阻抗。
从阻抗的角度理解电容退耦,可以给我们设计电源分配系统带来极大的方便。实际上,电源分配系统设计的最根本的原则就是使阻抗最小。最有效的设计方法就是在这个原则指导下产生的。
退藕电容配置
    PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:
  在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:

●电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。
●为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如遇到印制电路板空间小而装不下时,可每4~10个芯片配置一个1~10uF钽电解电容器,这种器件的高频阻抗特别小,在500kHz~20MHz范围内阻抗小于1Ω,而且漏电流很小(0.5uA以下)。
●对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电源线(Vcc)和地线(GND)间直接接入去耦电容。
●去耦电容的引线不能过长,特别是高频旁路电容不能带引线。
用好去耦电容:   好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。

1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。   每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。
去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。

    此外,还应注意以下两点:
    (1)在印制板中有接触器、继电器、按钮等元件时,*作它们时均会产生较大火花放电,必须采用RC电路来吸收放电电流。一般R取1~2K,C取2.2~47uF。
    (2)CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。

使用特权

评论回复

相关帖子

沙发
桂维| | 2021-4-15 07:42 | 只看该作者
学习了

使用特权

评论回复
板凳
井古| | 2021-4-15 07:43 | 只看该作者
来看看

使用特权

评论回复
地板
加西亚| | 2021-4-15 07:44 | 只看该作者
谢谢分享

使用特权

评论回复
5
Wilmot| | 2021-4-15 07:44 | 只看该作者
来看看

使用特权

评论回复
6
蓝良工| | 2021-4-15 07:45 | 只看该作者
不错不错学习了

使用特权

评论回复
7
甘木| | 2021-4-15 07:46 | 只看该作者
学习学习

使用特权

评论回复
8
Thodore| | 2021-4-15 07:46 | 只看该作者
路过看看

使用特权

评论回复
9
Kelsen| | 2021-4-15 07:47 | 只看该作者
不错不错

使用特权

评论回复
10
Marlowe| | 2021-4-15 07:47 | 只看该作者
不错的内容

使用特权

评论回复
11
Odelette| | 2021-4-15 07:48 | 只看该作者
我也来学习学习

使用特权

评论回复
12
司空又夏| | 2021-4-15 07:49 | 只看该作者
学习看看

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

733

主题

4517

帖子

14

粉丝