打印

郁闷啊! CS5532这个AD的SCLK需要4.5V才算高电平

[复制链接]
2537|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
vcxz_1982|  楼主 | 2012-3-8 14:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
gx_huang| | 2012-3-8 17:55 | 只看该作者
谁让你没有事先看数据手册?
而且是3.3V的驱动5V的,更加要提前看看了。

使用特权

评论回复
板凳
mohanwei| | 2012-3-8 23:16 | 只看该作者
是0.6*5V=3V吧……你看花眼了

使用特权

评论回复
地板
vcxz_1982|  楼主 | 2012-3-12 10:06 | 只看该作者
3# mohanwei

SCLK 是 VDD-0.45;

原来VDD是干这个的, 可以用3.3V给VDD供电就OK了.

现在问题已解决.
VA用5V
VDD 用3V.

使用特权

评论回复
5
567| | 2012-3-12 18:21 | 只看该作者
是这样的。
并且只有这一个SCLK引脚具有此特性,其它数字IO均不是这样,可能是为了防止干扰。

使用特权

评论回复
6
jiangzhe8525| | 2012-6-22 09:50 | 只看该作者
你早应该知道,芯片通讯电源与AD参考电压是不一样的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

22

主题

202

帖子

1

粉丝