文档介绍了一种基于Xilinx Endpoint Block Plus PCIe IP Core,由板卡主动发起的DMA设计。该设计利用通过LocalLink接口,所以方便的兼容支持Xilinx PCIe 硬核的器件,例如Virtex5,Virtex6,Spartan6,并且实际在ML555和ML605开发板上实际测试通过。此外,驱动将板卡的控制封装起来,提供用户层简单的读写接口,方便上层程序的开发。
文档介绍了一种基于Xilinx Endpoint Block Plus PCIe IP Core,由板卡主动发起的DMA设计。该设计利用通过LocalLink接口,所以方便的兼容支持Xilinx PCIe 硬核的器件,例如Virtex5,Virtex6,Spartan6,并且实际在ML555和ML605开发板上实际测试通过。此外,驱动将板卡的控制封装起来,提供用户层简单的读写接口,方便上层程序的开发。