打印
[技术讨论]

OC输出怎么做短线检测?

[复制链接]
3267|16
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
沙发
chunyang| | 2021-8-3 14:02 | 只看该作者
你希望在哪一测检查?在线查还是离线查?

使用特权

评论回复
板凳
kzzzzzzzzzz|  楼主 | 2021-8-3 14:21 | 只看该作者
本帖最后由 kzzzzzzzzzz 于 2021-8-3 14:25 编辑
chunyang 发表于 2021-8-3 14:02
你希望在哪一测检查?在线查还是离线查?

你好
1、最好,在右侧检查,要给CPU报警用
2、应该是在线,此处不是很理解在线离线,就是只要产品上电或运行,改线断路的话CPU就会知道。3、两侧是一个系统,不隔离

使用特权

评论回复
评论
chunyang 2021-8-3 14:30 回复TA
你这个就是在线测,但无法简单实现。除非左侧输出足够经常,那右侧即可根据时间来判断。 
地板
kzzzzzzzzzz|  楼主 | 2021-8-3 14:37 | 只看该作者
信号不定时的高低变化,也可能一直不变(停机)确实不容易实现,

使用特权

评论回复
评论
chunyang 2021-8-3 14:39 回复TA
那就无法实现。 
5
chunyang| | 2021-8-3 14:42 | 只看该作者
另外须将集电极电阻移到接收侧,否则就不是OC输出了。

使用特权

评论回复
6
kzzzzzzzzzz|  楼主 | 2021-8-3 14:49 | 只看该作者
本帖最后由 kzzzzzzzzzz 于 2021-8-3 14:51 编辑
chunyang 发表于 2021-8-3 14:42
另外须将集电极电阻移到接收侧,否则就不是OC输出了。

意思上拉电阻靠近CPU更好吗?不是OC输出有些不明白,请赐教

哦,我大概明白你的意思了,如果说OC,就是自身不带上拉

使用特权

评论回复
评论
chunyang 2021-8-9 13:17 回复TA
@kzzzzzzzzzz :这个需要做实际评估才知道,设计时可预留光耦位。 
kzzzzzzzzzz 2021-8-3 15:18 回复TA
@chunyang :其实我想做隔离,需要隔离电源和光耦,这样右侧的系统也不会受左侧干扰,但是会增加成本,你觉得按当前OC设计是否可靠?电机功率可能在10kw左右 
kzzzzzzzzzz 2021-8-3 15:15 回复TA
@chunyang :考虑到干扰了,在右侧加了RC滤波。左侧安装在电机上,干扰肯定不小。抄的国产电路,可能有问题。 
chunyang 2021-8-3 14:58 回复TA
长线容易耦合干扰,如果上拉电阻在左边,干扰会强很多。 
7
lfc315| | 2021-8-3 16:25 | 只看该作者
如果产品1不会掉电,在产品2输入端加个弱下拉,检测到输入一直为低电平超过N秒就警报。

使用特权

评论回复
8
kzzzzzzzzzz|  楼主 | 2021-8-3 17:02 | 只看该作者
lfc315 发表于 2021-8-3 16:25
如果产品1不会掉电,在产品2输入端加个弱下拉,检测到输入一直为低电平超过N秒就警报。 ...


产品1输出有高有低,oc打开时本身就是低电平

使用特权

评论回复
评论
lfc315 2021-8-3 17:21 回复TA
@lfc315 :是在窗口内则警报 
lfc315 2021-8-3 17:19 回复TA
那就产品2端拉到中间电平,用个窗口比较器,电平不在窗口内就警报 
9
chongdongchen| | 2021-8-12 15:42 | 只看该作者
有办法,大致思路是这样:CPU串一个较大的电阻,需要检测时输出与输入相反的电平,不需要检测时,开漏输出或设置为输入

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

34

主题

147

帖子

2

粉丝