打印

电路静电放电保护方案设计要点

[复制链接]
3104|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
JKSEMI|  楼主 | 2021-8-12 14:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
为节省能源和提高工作效率,目前大多数电子产品都选用开关电源供电。同时,越来越多的产品也都含有数字电路,以便提供更多的应用功能。开关电源电路和数字电路中的时钟电路是目前电子产品中最主要的电磁干扰源,它们是电磁兼容设计的主要内容。

设计中,需要把模拟信号部分、高速数字电路部分以及噪声源DC-DC电源三部分合理地分开,使相互间的信号耦合达到最小。在器件布设方面,遵从相互关联的器件尽量靠近的原则,这样可以获得较好的抗噪声效果。此外,印刷电路板中电源线和地线的设计是克服电磁干扰的重要手段。

一些电子产品由于对电磁兼容性的考虑不足,致使产品没有达到电磁兼容标准的要求,重新设计将大大推迟产品的上市时间,因此,电磁兼容性的改变显得比较重要。首先,要根据实际情况对产品进行诊断,找出干扰源及相互干扰的途径和方式,依据分析结果,进行有针对性的整改。如:对干扰源进行允许范围内的减弱;分类整理电线电缆以减少线间耦合;改善地线系统;选择高导电材料和铁磁性材料实现电磁屏蔽等。当这些措施均无法有效改善产品的电磁兼容性能时,改变电路板的布线结构是解决问题的根本办法。

静电放电(ESD)是从事硬件设计和生产的工程师都必须掌握的知识。很多开发人员往往会遇到这样的情形:实验室中开发的产品,测试完全通过,但客户使用一段时间后,即会出现异常现象,故障率也不是很高。一般情况下,这些问题大多由于浪涌冲击、ESD冲击等原因造成。在电子产品的装配和制造过程中,超过25%的半导体芯片的损坏归咎于ESD。随着微电子技术的广泛应用及电磁环境越来越复杂,人们对静电放电的电磁场效应如电磁干扰(EMI)及电磁兼容性(EMC)问题越来越重视。

电路设计工程师一般通过一定数量的瞬间电压抑制器(TVS)器件增加保护。如固状器件(二极管)、金属氧化物变阻器(MOV)、可控硅整流器、其他可变电压的材料(新聚合物器件)、气体电子管和简单的火花隙。随着新一代高速电路的出现,器件的工作频率已经从几kHz上升到GHz,对用于ESD保护的高容量无源器件的要求也越来越高。例如,TVS必须迅速响应到来的浪涌电压,当浪涌电压在0.7ns达到8KV(或更高)峰值时,TVS器件的触发或调整电压(与输入线平行)必须足够低以便作为一个有效的电压分配器。

现在,电路设计工程师在高频电路设计中越来越多地采用ESD抑制方案。尽管低成本的硅二极管(或变阻器)的触发/箝位电压非常低,但其高频容量和漏电流无法满足不断增长的应用需求。聚合物ESD抑制器在频率高达6GHz时的衰减小于0.2dB,对电路的影响几乎可以忽略不计。

电磁兼容和电路保护对所有电子产品的设计而言都是无法回避的问题。电路设计工程师除了熟悉电磁兼容相关标准,设计中还需综合考虑器件本身的性能、寄生参数、产品性能、成本以及系统设计中的每个功能模块,通过布局布线优化、增加去耦电容、磁珠、磁环、屏蔽、PCB谐振抑制等措施来确保EMI在控制范围之内。在制定电路保护设计方案时,最重要的是首先掌握因应的技术方案和设计手段,并据此选择正确的ESD保护器件。

使用特权

评论回复

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:金开盛电子(www.jksemi.com),专业研发生产自恢复保险丝,瞬态抑制二极管,陶瓷气体放电管,半导体放电管,

368

主题

368

帖子

2

粉丝