打印
[STM8]

stm8L的内部电压基准输出干扰很大

[复制链接]
1643|21
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
dingy|  楼主 | 2021-8-14 13:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
stm8L的内部电压基准输出干扰很大

使用特权

评论回复
沙发
juventus9554| | 2021-8-14 13:49 | 只看该作者

还有什么现象?能再详细描述下吗?

使用特权

评论回复
板凳
dingy|  楼主 | 2021-8-14 13:52 | 只看该作者
stm8L内部电压基准输出的波形干扰很大,相当的难看.输出引脚悬空或者接100k电阻到gnd都是一样的,干扰大.
电池供电,芯片电源引脚加了退耦电容.

使用特权

评论回复
地板
dingy|  楼主 | 2021-8-14 13:55 | 只看该作者

使用特权

评论回复
5
lizye| | 2021-8-14 13:58 | 只看该作者
接0.1uf电容到GND

使用特权

评论回复
6
午夜粪车| | 2021-8-14 14:00 | 只看该作者
加几个去耦电容试试?

使用特权

评论回复
7
dingy|  楼主 | 2021-8-14 14:04 | 只看该作者
并联0.1uf电容以后,改善了,但是还有很多毛刺无法去除

使用特权

评论回复
8
dingy|  楼主 | 2021-8-14 14:06 | 只看该作者
正是这些毛刺影响了最终的测量.有什么好办法去除吗?

使用特权

评论回复
9
dingy|  楼主 | 2021-8-14 14:08 | 只看该作者

使用特权

评论回复
10
jiajs| | 2021-8-14 14:11 | 只看该作者
我之前用DISCOVERY测过,不是这样的,很稳定的。

使用特权

评论回复
11
wangzsa| | 2021-8-14 14:13 | 只看该作者
如果该脚做VREFINT输出的话,还得做相应配置。

使用特权

评论回复
12
wangzsa| | 2021-8-14 14:16 | 只看该作者

使用特权

评论回复
13
dingy|  楼主 | 2021-8-14 14:18 | 只看该作者
  CLK_PeripheralClockConfig(CLK_Peripheral_COMP,ENABLE);

  COMP_VrefintOutputCmd(ENABLE);

//  COMP_VrefintToCOMP1Connect(ENABLE);

  SYSCFG_RIIOSwitchConfig( RI_IOSwitch_8, ENABLE );

使用特权

评论回复
14
heweibig| | 2021-8-14 14:20 | 只看该作者
使用内部DAC,怎么配置到管脚上呢?

使用特权

评论回复
15
jlyuan| | 2021-8-14 14:23 | 只看该作者
手册上写的是PB4、PB5、PB6。但是不知道对应关系。

使用特权

评论回复
16
zwll| | 2021-8-14 14:26 | 只看该作者
STM8也有例程,参考下例程、结合手册就不难了。

使用特权

评论回复
17
tpgf| | 2021-9-9 09:40 | 只看该作者
大概能差多少啊

使用特权

评论回复
18
labasi| | 2021-9-9 09:42 | 只看该作者
供电电压稳定吗

使用特权

评论回复
19
paotangsan| | 2021-9-9 09:44 | 只看该作者
如何测得的数据呢

使用特权

评论回复
20
renzheshengui| | 2021-9-9 09:47 | 只看该作者
这个波形 光是加滤波是不行的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

745

主题

10920

帖子

6

粉丝