打印
[PCB]

PCB设计:如何减少高频PCB电路布线串扰问题?

[复制链接]
1940|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
领卓打样|  楼主 | 2021-11-19 09:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
  说到高频电路布线,PCB工程师比较头疼的是高频信号的串扰问题。深圳领卓电子是一家专业从事电子产品电路板设计(layout布线设计)的PCB设计公司,接下来为大家介绍如何减少高频PCB电路布线串扰问题。

  减少高频PCB电路布线串扰问题的方法

  由于高频信号是以电磁波的形式沿着传输线传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生不期望的噪声信号称为串扰。为了减少高频信号的串扰,在PCB设计布线的时候要求尽可能的做到:

  1、在布线空间允许条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。

  2、当信号线周围的空间存在电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

  3、在布线空间许可下,加大相邻信号线间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直。

  4、如果同一层内的平行走线几乎无法避免,在相邻两个层,走线方向务必为相互垂直。

  5、在PCB设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。

  6、高频信号时钟尽量使用低电压差分时钟信号并包地方式。

  7、闲置不用的输入端不要悬空,而是将其接地或接电源,因为悬空的线有可能等效于发射天线,接地就能抑制发射。

  以上就是如何减少高频PCB电路布线串扰问题?的介绍,希望可以帮助到大家,同时想要了解更多PCB电路布线资讯知识,可关注领卓打样的更新。

使用特权

评论回复

相关帖子

沙发
weibo718| | 2021-11-19 13:37 | 只看该作者
学习了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

771

主题

771

帖子

4

粉丝