打印
[PIC®/AVR®/dsPIC®产品]

低功耗设计

[复制链接]
1380|13
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
xxrs|  楼主 | 2021-11-20 22:57 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 pzsh 于 2021-12-1 14:26 编辑

对于低功耗32.768KHz晶振电路来说,降低功耗的主要影响因素之一就是对晶体的驱动力。为了尽量减少电流消耗,典型晶体的驱动电流目前可以做的很低,如在低于1uA以下就可以正常工作。

使用特权

评论回复
沙发
huangchui| | 2021-11-20 22:59 | 只看该作者
要实现这个目标,必须对振荡电路进行认真设计和充分测试,以确保晶体能够成功起振并正确运行。

使用特权

评论回复
板凳
juventus9554| | 2021-11-20 23:01 | 只看该作者
低功耗晶体设计的基础是放置晶体尽可能靠近MCU

使用特权

评论回复
地板
bqyj| | 2021-11-20 23:02 | 只看该作者
如果可能的话,用接地环围绕晶体驱动电路,防止耦合噪音。

使用特权

评论回复
5
zwll| | 2021-11-20 23:05 | 只看该作者
要确保回路电容的大小和晶体以及驱动电路相适应。对32K晶振来说,在很多旧版的设计中平均负载电容是12.5pF,即回路电容是22pF. 但是由于晶体的驱动电流已经降低,将无法有效驱动负载电容如此之大的晶振。

使用特权

评论回复
6
llljh| | 2021-11-20 23:06 | 只看该作者
在这种系统中要实现在低功耗下正常运行,晶体的理想负载电容在3.7pF和6pF之间。

使用特权

评论回复
7
houcs| | 2021-11-20 23:08 | 只看该作者
这个确实不好搞,生产常发现有停振的现象

使用特权

评论回复
8
morrisk| | 2021-11-20 23:10 | 只看该作者
振荡平衡条件是内部激励等于外部衰减,环路增益A=1。低功耗让激励减小了,外部衰减也必须足够小。

使用特权

评论回复
9
supernan| | 2021-11-20 23:13 | 只看该作者
所以晶体振荡线路要像主帖所述谨慎设计,元器件选型要谨慎,样机要做极限高低温测试

使用特权

评论回复
10
happy_10| | 2021-11-20 23:14 | 只看该作者
产品线路板助焊剂要清洗干净,最好能将晶体线路部分固封,以防潮湿环境引起停振。

使用特权

评论回复
11
juventus9554| | 2021-11-20 23:16 | 只看该作者
多谢,原来低功耗跟晶振电路也有关。

使用特权

评论回复
12
llljh| | 2021-11-20 23:18 | 只看该作者
是啊是啊

使用特权

评论回复
13
xxrs|  楼主 | 2021-11-20 23:23 | 只看该作者

唉,还是没有什么结果,算了,多谢大家啦

使用特权

评论回复
14
pzsh| | 2021-12-1 14:25 | 只看该作者
具体也跟PCB设计有关系

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

405

主题

7415

帖子

1

粉丝