本帖最后由 heart蓝色CD 于 2022-2-26 16:18 编辑
一、爆靓照 二、特性及资源 1、异构双核心:具有典型的串行处理器(ARM) + 并行逻辑(FPGA)两套独立功能单元,可同时完成复杂事务处理和并行计算、控制功能。 2、ARM核心:采用Coretex-M4内核的GD32F450IGH6,具有200MHz主频、FPU浮点单元、DSP指令集等高性能特性,且具有多外设、多接口及多I/O特性;可用于负责功能实现、时间处理及接口等功能。 3、FPGA核心:采用智多晶SL2S-25E-8U213C,多达25K逻辑资源,内部集成8MB SDRAM,具有功耗低、性能强、资源多等优点,采用uBGA形式的213脚封装;可用于并行处理、实时性处理及逻辑管理等功能。 三、实验简介 本实验的主要目的是通过点亮三色LED灯,学习HqFpga软件建立工程的步骤流程以及使用Verilog建模语言实现硬件驱动的方法。 LED的驱动原理是通过程序控制FPGA数字IO的电平变化,实现LED两端电压的压差变化,从而控制LED的亮灭状态切换。其硬件原理图如下图。 四、资料包下载(实验源码+详细文档说明) 1、源代码 2、实验指导书 3、原理图
|