[STM32F0] 时钟电路选择原则都有哪些啊

[复制链接]
1582|18
 楼主| feiqi1 发表于 2022-5-2 22:37 | 显示全部楼层 |阅读模式
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片。
litengg 发表于 2022-5-2 22:42 | 显示全部楼层
多个同频时钟信号时,选择晶振?
qiangweii 发表于 2022-5-2 22:44 | 显示全部楼层
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片。
shashaa 发表于 2022-5-2 22:48 | 显示全部楼层
单一时钟信号时,选择晶体时钟电路。
xia00 发表于 2022-5-2 22:50 | 显示全部楼层
多个同频时钟信号时,选择晶振
hfdy01 发表于 2022-5-2 22:55 | 显示全部楼层
尽量使用DSP片内的PLL,降低片外时钟频率,提高系统的稳定性。
CallReceiver 发表于 2022-5-2 22:56 | 显示全部楼层
一般就内部和外部之分,精度要求低可以用内部时钟电路,精度要求高就用外部。
boy1990 发表于 2022-5-2 23:01 | 显示全部楼层
进来取经来了,顺便搭车请教一下,要想调快和调慢时钟的速度有哪些方法啊?
sourceInsight 发表于 2022-5-2 23:03 | 显示全部楼层
最好带锁相环的时钟电路。
bbapple 发表于 2022-5-2 23:06 | 显示全部楼层
我实测过,3.3V是可行的。

所以一直很奇怪。
handleMessage 发表于 2022-5-2 23:08 | 显示全部楼层
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片。
zhouhuanの 发表于 2022-5-2 23:12 | 显示全部楼层
单一时钟信号时,选择晶体时钟电路;
wanglaojii 发表于 2022-5-2 23:13 | 显示全部楼层
多个同频时钟信号时,选择晶振。
laozhongyi 发表于 2022-5-2 23:17 | 显示全部楼层
尽量使用DSP片内的PLL,降低片外时钟频率,提高系统的稳定性。
Edisons 发表于 2022-5-2 23:19 | 显示全部楼层
时钟信号(Clock Signal)是时序逻辑的基础。
_gege 发表于 2022-5-2 23:20 | 显示全部楼层
系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片。
Mozarts 发表于 2022-5-2 23:28 | 显示全部楼层
多个同频时钟信号时,选择晶振?
foxsbig 发表于 2022-5-3 08:49 | 显示全部楼层
东一句西一句,啥也没看懂
kiwis66 发表于 2022-5-5 09:27 | 显示全部楼层
参考电路了解一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

424

主题

1616

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部