打印

LT1761 SHDN管脚能否被 0-3.3v电平驱动

[复制链接]
1792|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jl85527|  楼主 | 2012-3-30 14:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
请教一个关于LT1761管脚SHDN的问题:是否能用FPGA的0—3.3v驱动管脚SHDN?在LT1761的说明书里,写到此管脚可以用5V逻辑或者集电极开路配上拉电阻来驱动。说明书中有插图说明SHDN的阈值,这里显示0-3.3的FPGA的输出电平可以驱动(自己的理解)。其他lineartechnology的LDO都写的是SHDN管脚可以用逻辑电平或者集电极开路配上拉电阻驱动。

相关帖子

沙发
jjjyufan| | 2012-3-30 15:25 | 只看该作者
可以直接驱动的,
如果你输入电压太高,建议加级三极管驱动,万一器件坏了,也不至于高压输入到FPGA中

使用特权

评论回复
板凳
jl85527|  楼主 | 2012-3-30 15:47 | 只看该作者
这个三极管的用法是:集电极接3.3v,再串一个10k限流电阻,发射极接地,基极直接接FPGA的IO口,是吗?那个LT1761的datasheet中说到SHDN的时候,说可以接5V logic,而其他凌特LDO都说的是 logic,是不是没区别呢 是不是参照芯片上SHDN的threshold(off to on)那张图呢?

使用特权

评论回复
地板
jl85527|  楼主 | 2012-3-30 15:48 | 只看该作者
先谢谢版主的回答了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

34

帖子

0

粉丝