一、爆靓照
二、实验简介
FSMC,可变静态存储控制器,是一种新型的存储器扩展技术,在外部存储方面具有独特优势,可根据系统的应用需要,方便的进行不同类型大容量静态存储器的扩展。通过对特殊功能寄存器的设置,FSMC 能够根据不同的外部存储器类型,发出相应的数据/地址/控制信号类型以匹配信号的速度 ,从而使微控制器不仅能够应用各种不同类型、不同速度的外部 静态存储器 ,而且能够在不增加外部器件的情况下同时扩展多种不同类型的静态存储器,满足系统设计对存储容量、产品体积以及成本的综合要求。
本实验将通过 FSMC 总线的地址复用模式实现 GD32 与 FPGA 之间的通信,FPGA 内部建立 RAM 存储块,作为 GD32 的外部存储器。GD32 通过 FSMC 总线对 RAM 存储块进行读写操作。本实验以 GD32 向 RAM 中写入 0 到 511 的数据,再读取出来并验证为目的,系统原理图如下:
在本系统中,FPGA 内部例化的存储器类型为 RAM,GD32 将此 RAM 作为外部存储器通过 FSMC 总线进行读写操作的;本实验是通过复用 FSMC 总线的模式对 RAM 进行操作的。所谓复用地址总线模式,即通过地址总线的低 16 位进行数据传输,地址和数据通过同一物理连接线路进行传输的方式。
本实验是基于 FSMC 总线的复用地址模式实验。在对 GD32 的 FSMC 总线进行设置的时候,按照 FSMC 挂载 SRAM 的类型存储器进行设置。独立地址模式下 FSMC 总线接口各个 IO 的定义如图所示。
三、资料包下载(实验源码+详细文档说明)
1、源代码
2、实验指导书
iCore3L实验指导书三十二.pdf
(454.57 KB)
3、原理图
iCore3L_Reva2.pdf
(203.81 KB)
|