一、爆靓照
二、实验简介
本实验将通过 FSMC-DMA 方式实现 GD32 与 FPGA 之间的通信,FPGA 内部建立 RAM 存储块,作为 GD32 的外部存储器。GD32 通过 FSMC 总线对 RAM 存储块进行读写操作。本实验以 GD32 向 RAM 中写入 0 到 511 的数据,再读取出来并验证为目的,系统原理图如下:
在本系统中,FPGA 内部例化的存储器类型为 RAM,GD32 将此 RAM 作为外部存储器通过FSMC 总线进行读写操作的;本实验是通过复用 FSMC 总线的模式对 RAM 进行操作的。所谓复用地址总线模式,即通过地址总线的低 16 位进行数据传输,地址和数据通过同一物理连接线路进行传输的方式。
三、资料包下载(实验源码+详细文档说明)
1、源代码
2、实验指导书
iCore3L实验指导书三十三.pdf
(508.79 KB)
3、原理图
iCore3L_Reva2.pdf
(203.81 KB)
|