打印
[CPLD]

CPLD与FPGA之间通信

[复制链接]
2247|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jsh560|  楼主 | 2022-6-14 22:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
小弟想DIY一个CPLD和FPGA之间的通信,网上没找到相关例程。
但也看了几个相关问题的百度提问,CPLD和FPGA输出都是3.3V,大家都说两者可以直接链接管脚,不需要电平转换。 2,如果CPLD和FPGA做到同一块板子上,两个芯片可以共用同一个晶振吗?有没有哪位前辈做过这个。有偿请教。谢谢

使用特权

评论回复
沙发
thinkabout4451| | 2022-6-15 08:08 | 只看该作者
1,可以。2,可以

使用特权

评论回复
板凳
jsh560|  楼主 | 2022-6-15 20:44 | 只看该作者

谢谢前辈!

使用特权

评论回复
地板
jsh560|  楼主 | 2022-6-15 22:57 | 只看该作者

再请教下,两者通信时序clk有什么方法勒?

使用特权

评论回复
5
thinkabout4451| | 2022-6-16 07:46 | 只看该作者
都fpga了,可以自己定义,也可以spi之类的标准协议

使用特权

评论回复
6
zxq6| | 2022-6-23 11:15 | 只看该作者
FPGA和CPLD之间的通信最为灵活了,你可用自定义SPI,自定义uart,自定义i2c,自定义自己的通信方式。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

19

主题

95

帖子

1

粉丝