打印
[PCB设计资料]

PCB线路板打样过程元器件使用应注意哪些问题?

[复制链接]
703|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
就某个谁咯|  楼主 | 2022-7-14 09:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
在PCB线路板打样中,合理、有效地使用元器件,是线路板性能、质量稳定的重要保障。那么,PCB线路板打样过程元器件使用应注意哪些问题?

1、限制输出电流,避免CMOS电路产生锁定效应:
锁定效应是指在CMOS电路的内部结构上存在着寄生的PNP晶体管和NPN晶体管,而它们之间又恰好构成了一个寄生的PNPN可控硅结构。
常用的解决办法是用一只电阻器来把每一个输出端同其电缆线隔开,并且用两只高速开关二极管用电缆线钳位到VDD(漏极电源)和VSS(源极电源)上。

2、使用滤波器网络:
在CMOS电路系统和机械接点之间有时需要长的输入电缆线,这时便增加了受电磁干扰的可能性,应考虑使用滤波器网络。

3、组成RC网络:
对于双极性器件的敏感输入端,使用电阻值较大的电阻器和至少100pF的电容器组成的RC网络,可以降低静电放电的影响。

4、避免CMOS器件输入管脚悬空:
这是因为输入管脚一旦悬空,输入电位将处于不稳定状态,不但会破坏电路的正常逻辑关系,而且易产生静电击穿、外界噪声干扰等现象。对于多余输入端要根据电路的功能分别处理。

以上便是工程师详解的PCB线路板打样过程元器件使用应注意的几个问题,希望对我们的客户朋友会有所帮助。

更多内容可看公众号:PCBA资讯分享
想要了解更多相关内容,可以关注我哦!PCB设计-PCB制板-SMT贴片-BOM配单https://www.jdbpcb.com/MC

使用特权

评论回复

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:PCB相关的可以一起研讨哈~https://www.jdbpcb.com/MC

334

主题

423

帖子

3

粉丝