打印

外部晶振不需要接吧?

[复制链接]
672|18
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
hanwe|  楼主 | 2022-9-1 19:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
void Init_Clk( void )
{
    WDTCTL = WDTPW + WDTHOLD;                 // 关看门狗
    BCSCTL3 |= XT2S_2;                        // XT2频率范围设置
    BCSCTL1 &= ~XT2OFF;                       // 打开XT2振荡器
    do
    {
        IFG1 &= ~OFIFG;                       // 清振荡器失效标志
        BCSCTL3 &= ~XT2OF;                    // 清XT2失效标志
        for( uint i = 0x47FF; i>0; i-- );   // 等待XT2频率稳定
    }while (IFG1 & OFIFG);                    // 外部时钟源正常起动了吗?
    BCSCTL2 |= SELM_2 + SELS ;                // 设置MCLK、SMCLK为XT2
}

程序总死在for那里,外部晶振不需要接吧?

使用特权

评论回复
沙发
renyaq| | 2022-9-1 19:44 | 只看该作者
一般比如51的P0口OC门等,上拉电阻给未确定电平的端口一个确定的电平

使用特权

评论回复
板凳
llljh| | 2022-9-1 19:48 | 只看该作者

外部晶振不接,你是如何来处理的,不会是悬空吧。

使用特权

评论回复
地板
supernan| | 2022-9-1 19:51 | 只看该作者
外部晶振,是不是需要接,不是看软件的,是要看硬件需求,

使用特权

评论回复
5
renyaq| | 2022-9-1 19:53 | 只看该作者
是否有接外部时钟的需要,主要看精度要求

使用特权

评论回复
6
huangchui| | 2022-9-1 19:56 | 只看该作者
外部晶振,是不是需要接,不是看软件的,是要看硬件需求

使用特权

评论回复
7
juventus9554| | 2022-9-1 19:58 | 只看该作者
如果没接外部晶振,您程序中却在判断外部时钟是否稳定起振,那肯定是死等了。

使用特权

评论回复
8
pengf| | 2022-9-1 20:00 | 只看该作者
在设计电路时,基本上都不外部晶振给接上了,没有不接的

使用特权

评论回复
9
zhanghqi| | 2022-9-1 20:02 | 只看该作者
这个跟晶振应该是相关系的

使用特权

评论回复
10
wangpe| | 2022-9-1 20:04 | 只看该作者

如果你定义了这个芯片的系统主时钟为XT2时钟源,
那么你的XT2引脚就必须接晶振,否则芯片无法工作。

使用特权

评论回复
11
renyaq| | 2022-9-1 20:06 | 只看该作者
那就是说外部的低频晶振必须要用上的才行吧

使用特权

评论回复
12
dengdc| | 2022-9-1 20:09 | 只看该作者
是的,这个跟外部晶振是非常有关系的。。。

使用特权

评论回复
13
chenjunt| | 2022-9-1 20:11 | 只看该作者
这个很明显是副晶振没有稳定运行的

使用特权

评论回复
14
renyaq| | 2022-9-1 20:13 | 只看该作者
这是跟硬件相关系的

使用特权

评论回复
15
jiajs| | 2022-9-1 20:16 | 只看该作者
都是根据硬件编写软件 啊

使用特权

评论回复
16
yinxiangh| | 2022-9-1 20:21 | 只看该作者
楼主一开始如何规划的啊

使用特权

评论回复
17
pengf| | 2022-9-1 20:23 | 只看该作者
好像是不需要的

使用特权

评论回复
18
supernan| | 2022-9-1 20:25 | 只看该作者
看不太懂啊

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

979

主题

8749

帖子

4

粉丝