小弟运放和模拟电路学的很差,很多东西不太理解,下图是我用multisim仿真的用一个AD8032搭出来的同相加法电路,该电路基本就是以前课本里面学过的,应该没有什么问题,R2=R6=R5, R7=2R1,此情况下,输出应该是两个同相输入之和,但是仿真时却发现,两个同相输入端输入毫伏电压值时比如1mv,输出结果是不对的,并不是两个同相输入端之和,甚至还出现了负值,而两个同相输入端输入值大于毫伏值,比如为1V时,输出结果是正确的,为1.9V,接近2V。
为什么会有这种差异呢?是我仿真设置不对,还是另有原因?希望高手能分析下,谢谢!
同相端输入1mv,输出结果为负值,并非两者之和,如下,
同相端输入1V,输出结果正确,如下,
|
@饭蛋云清 :但也不至于差距这么大?这差距完全是错到离谱了
考虑一下Vos ?