打印
[STM32F7]

STM32 ADC采样频率的理解

[复制链接]
631|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
l63t89|  楼主 | 2022-11-18 18:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
最大采样率

如果设置PLCK2为6分频,那么ADCCLK为:72M/6=12MHz。在外部晶振为8MHZ的情况下,这是F103系列ADC得到的最大时钟频率。

最小采样周期为1.5个周期+12.5周期=14周期。

使用特权

评论回复
沙发
l63t89|  楼主 | 2022-11-18 18:41 | 只看该作者
那么最大采样频率为:12MHZ/14周期=851.142KHZ≈851KHZ
也就是1s可以采样851K个数据,对于STM32F1这个采样率已经是最大能力了。

使用特权

评论回复
板凳
l63t89|  楼主 | 2022-11-18 18:41 | 只看该作者
最小采样率

如果设置PLCK2为8分频,那么ADCCLK为:72M/8=9MHz。在外部晶振为8MHZ的情况下,这是F103系列ADC得到的最小时钟频率。



最大采样周期为239.5个周期+12.5周期=252周期。

使用特权

评论回复
地板
l63t89|  楼主 | 2022-11-18 18:42 | 只看该作者
那么最大采样频率为:9MHZ/252周期=35.714KHZ≈35.7KHZ
也就是1s可以采样35.7K个数据,对于STM32F1这个采样率时其最小的采样能力。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

88

主题

776

帖子

1

粉丝