打印
[技术问答]

芯片三线SPI通讯中的一些问题

[复制链接]
712|6
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
classroom|  楼主 | 2023-2-15 09:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
最近使用了一款ADC芯片,MCU使用的是STM32f103的板子,通讯使用的是三线SPI模式,有CS#,DATA,CLK,在使用中遇到一些问题,使用中发现在CS#拉低后,DATA会被ADC拉高(ADC不是输入状态),在CLK信号来后释放,这会导致在CS#拉低后且MCU为低时出现0.7V的台阶电平。尝试了各种方法,比如上拉电阻,更改MCU输出模式,台阶仍然存在,请问该台阶电平该如何解决。

使用特权

评论回复

相关帖子

沙发
eltonchang2001| | 2023-2-17 11:46 | 只看该作者
至官网下面连结,文档分页,看看有没有你需要的
https://www.holtek.com.cn/search?key=SPI  

使用特权

评论回复
板凳
jackcat| | 2023-3-7 13:45 | 只看该作者
是不是线太细了呢?              

使用特权

评论回复
地板
yeates333| | 2023-3-7 14:03 | 只看该作者
说明内部太大了。              

使用特权

评论回复
5
1988020566| | 2023-3-7 20:23 | 只看该作者
说明内部太大了。              

使用特权

评论回复
6
rosemoore| | 2023-3-7 20:49 | 只看该作者
你把spi的线接地了吗?              

使用特权

评论回复
7
mickit| | 2023-3-7 20:54 | 只看该作者
查看一下是否有短路的?              

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

418

主题

2023

帖子

1

粉丝