加分再次求问ADC问题

[复制链接]
2952|7
 楼主| raystar_csc 发表于 2012-5-3 21:17 | 显示全部楼层 |阅读模式
我目前使用ADS1274模数转换芯片,利用CPLD控制采样并且缓存到SRAM中去。遇到问题如下:

ADS1274有四种不同的采样率,采用最低采样率(大约10KHz)时转换数值换算成实际电压值是准确的,但是采用高的几种采样率(52KHz,128KHz)的时候,转换数值就比实际电压低,并且是整个动态范围成比例变小,采样率越高时这个问题越严重。
例如:52KHz采样率,16位精度,5V参考电压,此时输入信号峰峰值3V的情况下输出数值就已经达到65535了。

示波器测量过输入信号以及参考电压均正常,直接观察ADS1274的SPI输出发现其数值已经出现上述问题,因此可以排除是CPLD的原因。

请教各位,对于这个问题有没有相关经验或者思路?
elec921 发表于 2012-5-4 08:39 | 显示全部楼层
采样率高 噪声变大了
dqyubsh 发表于 2012-5-4 10:10 | 显示全部楼层
Σ-Δ ADC?这种ADC还是挺费事的,建议对照一下它的评估板,或者问一下技术支持。

对24位采样,我会首选ADI的芯片。
airwill 发表于 2012-5-4 12:48 | 显示全部楼层
动态范围成比例变小,采样率越高时这个问题越严重。
我认为这是很典型的信号源阻抗太大的缘故, 为什么还没有更改电路还在这里穷问呢?
不妨加个运放试验一下呢
 楼主| raystar_csc 发表于 2012-5-7 11:16 | 显示全部楼层
本帖最后由 raystar_csc 于 2012-5-7 11:17 编辑

信号源到ADC之间的电路是一个同相放大器加上一个单端转差分电路如下:




我最近换了一个信号源有试了一下, 发现了和上面会所的完全相反的情况,即采样率升高数值也变大,很奇怪。

另外,不管什么采样率、什么信号源,ADS1278模拟输入端的信号幅值都是正常的,请问这可以排除是内阻的原因么?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
airwill 发表于 2012-5-17 16:59 | 显示全部楼层
信号幅值都是正常的,可以排除是内阻的原因
bri_yan 发表于 2012-6-11 16:14 | 显示全部楼层
我也采用ADS1274芯片,我配置为SPI模式,始终检测不到DRDY的下降沿,也就是没有数据转换完成信号。测试外围供电正常,但不知是什么原因?
66549966 发表于 2012-7-5 16:47 | 显示全部楼层
没用过这款芯片,但是根据datasheet上:
1.mode0&mode1配置是不是对呢
2.AINp&n间加1~10nF电容试试
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

11

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部