[学习资料] 电阻终端与信号完整性的小知识

[复制链接]
1773|7
 楼主| shaler 发表于 2023-10-10 16:12 | 显示全部楼层 |阅读模式
PCB电路电阻端接的可缓解信号的反射,避免信号冲击、振铃等失真,I/O接口和内存接口的数据速率等影响信号质量的问题,必须在电路设计的时候进行阻抗匹配。
实际电路由发送端、连线和接收端共同组成的,很难做到链路的阻抗一致性。为保证信号完整性,可采用如下常见的端接方式:并联端接、串联端接、戴维宁端接和RC网络端接等。
    A.并联终端终端电阻(RT)等于线路阻抗并尽可能靠近负载放置,可保证阻抗连续性,可能影响上升沿。
B. 戴维南终端   可作为并行终端方案的替代方案,终端电阻被分成2个独立的电阻,上拉和下拉电阻均可吸收反射,不足是存在直流功耗
C.并联终端
相当于线路阻抗的终端被放置在偏置电压的路径上,实现较方便可提供一定驱动能力,直流功耗较大
D. RC端接
并联电阻下接电容,可降低直流功耗,不足是可能影响信号上升时间。



此外还可采用差分、二极管等方式,可结合实际电路综合考虑。


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
幸福小强 发表于 2023-10-17 21:48 | 显示全部楼层
这个概念对我来说一直是个谜
 楼主| shaler 发表于 2023-10-18 08:34 | 显示全部楼层
作PCB时需要用到  信号完整性分析
wahahaheihei 发表于 2023-10-24 20:30 | 显示全部楼层
信号完整性也是很重要的。
 楼主| shaler 发表于 2023-10-25 12:38 | 显示全部楼层
是的   也比较麻烦   需要仿真分析
Bowclad 发表于 2023-11-23 16:03 来自手机 | 显示全部楼层
这个仿真有用吗
 楼主| shaler 发表于 2023-11-24 17:12 | 显示全部楼层
通过相关的仿真系统进行设计,可有效的解决高速设计中各种问题,将后续PCB设计的风险降到最低。
Bowclad 发表于 2023-11-27 14:20 来自手机 | 显示全部楼层
是不是在引脚出来串个电阻更好啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

57

主题

1042

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部