打印

专用设计套件全面优化FPGA性能

[复制链接]
1024|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
思密达哈|  楼主 | 2012-5-13 13:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
在过去的25年中,FPGA已从简单的粘接逻辑发展成为可编程系统的核心,而FPGA用户来自不同的设计领域,他们采用不同的方法来完成设计。用一种设计流程或设计环境满足每个设计者的需要已经不再现实。针对这一需求,赛灵思公司(Xilinx)正式推出ISE设计套件11.1版本(ISE Design Suite 11.1)为逻辑、数字信号处理、嵌入式处理以及系统级设计提供了完全可互操作的领域专用设计流程和工具配置。  该新版本为面向多种市场和应用的基于FPGA的片上系统解决方案提供了更简单、更智能的设计方法。同时,针对与目标设计平台一起提供的基础级FPGA与领域专用工具、技术以及IP组件等,ISE 11.1版本还为其提供了新功能以及易于使用的增强特性。赛灵思公司伴随其Virtex-6和Spartan-6 FPGA系列器件而推出的目标设计平台为嵌入式、DSP和硬件设计人员提供了范围广泛的器件、通用设计流程、IP、开发工具和运行时间平台。ISE 11.1可使基于现有Virtex-5和Spartan-3 FPGA的设计开发周期缩短长达50%、平均动态功耗降低10%、开发工具性能提升一倍。同时赛灵思早期试用客户则可利用基于最新Virtex-6和Spartan-6器件的目标设计平台开始新的设计。
  赛灵思公司ISE设计套件高级营销总监Tom Feist介绍说,与前代ISE相比,新版本运行时间更快,响应更迅捷,布局与布线速度提高2倍,仿真性能提高4倍,存储器使用率提高28%,XST合成的运行速度平均提高1.6倍;且通过布局与布线优化实现10%的动态功耗优化。新的多线程布局布线功能、SmartXplorer和ExploreAhead工具支持的分布式处理技术以及第二代SmartGuide技术相结合可以将编程速度和增量修改时的运行速度提高一倍,加快时序收敛过程。设计流程中的每一步都针对每天进行更多次设计反复(more“turns per day”)进行了优化。通过为设计人员提供针对其工作的目标设计平台所需的工具,帮助他们以尽可能快的时间完成从概念到生产的整个流程。
  Tom Feist还表示,ISE 11.1改善了整个设计流程中不同工具间的通信,实现了所有设计配置间的无缝互操作,并采用了EDA行业标准的FLEXnet许可证管理解决方案来保证突破性的性能、功耗和成本优势。嵌入式和DSP设计流程实现了更为紧密的集成,使得在单个系统中实现嵌入式、DSP、IP和专用模块更为容易。11.1版本还采用了更先进的功率优化算法,并通过在所有配置的版本中整合全功能PlanAhead设计和分析软件提供了优秀的设计可视性。设计师能够更加高效地评估、分析和优化设计实施结果,从而获得更高的性能、更高的器件利用率和更佳的设计质量。
  为更好地满足当前异常多元化的应用对先进FPGA设计技术的需求,赛灵思公司此次推出的ISE设计套件创新性地提供了四个针对特定领域而优化的配置版本。每一版本都提供了完整的FPGA设计流程,并且专门针对特定的用户群体(工程师)和特定领域的设计方法及设计环境要求进行了优化,使设计人员能够将更多精力集中于创建增值的、具有竞争力的差异化产品和应用。同时,凭借赛灵思在设计输入、综合、实施和验证方面的专有技术,以及与业界领先的第三方综合和仿真解决方案的集成,ISE 11.1每个不同版本都提供了一个从前到后的全面设计环境。因此,设计人员可以选择最适合自己的设计方法的配置和赛灵思目标设计平台,从而实现更高的生产力,以最快的速度完成设计并获得最高质量的设计结果。

相关帖子

沙发
晴天玉林| | 2012-5-13 13:41 | 只看该作者
原来是这样的呀 每一个版本都很不错呢

使用特权

评论回复
板凳
木易同学| | 2012-5-13 17:08 | 只看该作者
谢谢分享

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

0

主题

20

帖子

0

粉丝