打印
[其他产品]

关于降低电路设计中的静态电流的一些小技巧

[复制链接]
701|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
王轩WX|  楼主 | 2024-1-17 14:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
随着各行各业对于电路模块或者电子控制器的深入应用,静态电流的要求也在不断提高。如何降低电路、电子控制器的静态电流,也成为系统硬件设计中的一个难点和挑战。本次主要探讨从硬件角度来降低静态电流:

1)调整反馈电阻比例,降低输出电压;
2)对于电子控制器,尽可能降低开关时钟速度(尤其是微处理器的振荡器);
3)降低电源电压,或电源输出串一个电阻。
总之,静态电流的控制只有在设计的初期做好整体的架构拓扑设计、器件选型和优化、设计优化以及软件控制策略结合等工作,才可以将静态电流控制在规格书的范围以内。

使用特权

评论回复
沙发
yiy| | 2024-1-19 09:45 | 只看该作者
提高电压信号节点间的电阻。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

38

主题

143

帖子

0

粉丝