[MM32硬件]

灵动MM32F0130时钟PLL到72Mhz,IO口脉冲异常变宽

[复制链接]
393|9
手机看帖
扫描二维码
随时随地手机跟帖
lvuu|  楼主 | 2024-2-29 08:08 | 显示全部楼层 |阅读模式
灵动MM32F0130时钟PLL配置为72MHz,IO口脉冲低电平变宽问题,求解决方案


我遇到了一个关于灵动MM32F0130 MCU的问题,希望得到一些帮助。我将时钟PLL配置为72MHz,并使用以下C程序和汇编程序进行GPIO口脉冲发送测试。然而,我发现低电平的脉冲宽度异常变宽。

使用特权

评论回复
duo点| | 2024-2-29 10:15 | 显示全部楼层
时钟配置问题?

使用特权

评论回复
laocuo1142| | 2024-2-29 11:00 | 显示全部楼层
检查一下您是否已经正确配置了PLL的乘数、分频器和时钟输出设置,以便产生72MHz的系统时钟。

使用特权

评论回复
flycamelaaa| | 2024-2-29 12:00 | 显示全部楼层
  • 检查时钟树设置,确保所有相关的预分频器和时钟源设置正确。

使用特权

评论回复
powerantone| | 2024-2-29 12:30 | 显示全部楼层
IO口的模式(推挽、开漏等)和速率配置是否正确

使用特权

评论回复
stormwind123| | 2024-2-29 13:00 | 显示全部楼层
可能软件延时问题

使用特权

评论回复
probedog| | 2024-2-29 14:00 | 显示全部楼层
外部干扰问题?

使用特权

评论回复
classroom| | 2024-2-29 14:30 | 显示全部楼层
可能存在硬件故障。考虑更换MCU或检查PCB上的相关电路连接。

使用特权

评论回复
onlycook| | 2024-2-29 15:00 | 显示全部楼层
固件或库函数的错误可能会导致时钟或IO口行为异常。

使用特权

评论回复
七毛钱| | 2024-2-29 16:00 | 显示全部楼层
PLL没有正确锁定?

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

39

主题

364

帖子

0

粉丝