MCU CRG设计-时钟设计
时钟设计需求
时钟设计要点
时钟设计电硌结构
1. 时钟设计需求
生成AHB时钟,APB时钟,RTC时钟
AHB最高时钟频率为98MHz
APB时钟为AHB同步时钟,且可以配置AHB时钟的1/2,1/4,1/8
RTC时钟单独控制时钟,时钟频率1KHz
各外设时钟可以单独门控,满足低功耗要求
2. 时钟设计要点
DFT可控,在DFT模式,可有DFT工程师插入DFT时钟
DFT隔离,在DFT模式,SCAN描述不影响时钟的稳定产生
DFT观测,内部时钟可输出
上电工作外部参考时钟,PLL稳定后,时钟自动切换
低功耗要求,在系统不工作时,时钟自动关闭
低功耗要求,各个外设时钟均能门控
|