打印
[开发资料]

晶振为什么不能放置在PCB边缘

[复制链接]
349|10
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
szt1993|  楼主 | 2024-7-15 15:15 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
一、问题描述



某行车记录仪,测试的时候要加一个外接适配器,在机器上电运行测试时发现超标,具体频点是84MHZ、144MH、168MHZ,需要分析其辐射超标产生的原因,并给出相应的对策。辐射测试数据如下:





二、辐射源头分析


该产品只有一块PCB,其上有一个12MHZ的晶体。其中超标频点恰好都是12MHZ的倍频,而分析该机器容易EMI辐射超标的屏和摄像头,发现LCD-CLK是33MHZ,而摄像头MCLK是24MHZ;通过排除发现去掉摄像头后,超标点依然存在,而通过屏蔽12MZH晶体,超标点有降低,由此判断144MHZ超标点与晶体有关,PCB布局如下:






三、辐射产生的原理


从PCB布局可以看出,12MHZ的晶体正好布置在了PCB边缘,当产品放置与辐射发射的测试环境中时,被测产品的高速器件与实验室中参考接地会形成一定的容性耦合,产生寄生电容,导致出现共模辐射,寄生电容越大,共模辐射越强;而寄生电容实质就是晶体与参考地之间的电场分布,当两者之间电压恒定时,两者之间电场分布越多,两者之间电场强度就越大,寄生电容也会越大,晶体在PCB边缘与在PCB中间时电场分布如下:




PCB边缘的晶振与参考接地板之间的电场分布示意图



PCB中间的晶振与参考接地板之间的电场分布示意图

从图中可以看出,当晶振布置在PCB中间,或离PUB边缘较远时,由于PCB中工作地(GND)平面的存在,使大部分的电场控制在晶振与工作地之间,即在PCB内部,分布到参考接地板去的电场大大减小,导致辐射发射就降低了。
四、处理措施


将晶振内移,使其离PCB边缘至少1cm以上的距离,并在PCB表层离晶振1cm的范围内敷铜,同时把表层的铜通过过孔与PCB地平面相连。经过修改后的测试结果频谱图如下,从图可以看出,辐射发射有了明显改善。




五、思考与启示


高速的印制线或器件与参考接地板之间的容性耦合,会产生EMI问题,敏感印制线或器件布置在PCB边缘会产生抗扰度问题。

如果设计中由于其他一些原因一定要布置在PCB边缘,那么可以在印制线边上再布一根工作地线,并多增加过孔将此工作地线与工作地平面相连。

使用特权

评论回复
沙发
小小蚂蚁举千斤| | 2024-7-17 23:14 | 只看该作者
主要还是防止干扰问题

使用特权

评论回复
板凳
OKAKAKO| | 2024-7-20 16:25 | 只看该作者
高速的印制线或器件与参考接地板之间的容性耦合,会产生EMI问题,敏感印制线或器件布置在PCB边缘会产生抗扰度问题。

使用特权

评论回复
地板
szt1993|  楼主 | 2024-7-22 12:59 | 只看该作者
晶振一般放在中间位置

使用特权

评论回复
5
jf101| | 2024-7-22 15:08 | 只看该作者
如果设计中由于其他一些原因一定要布置在PCB边缘,那么可以在印制线边上再布一根工作地线,并多增加过孔将此工作地线与工作地平面相连。

使用特权

评论回复
6
中国龙芯CDX| | 2024-7-26 23:20 | 只看该作者
分享的经验很不错,实用PCB

使用特权

评论回复
7
szt1993|  楼主 | 2024-7-27 12:36 | 只看该作者
中国龙芯CDX 发表于 2024-7-26 23:20
分享的经验很不错,实用PCB

PCB设计上有很多需要避坑的设计,尤其是有干扰设计的部分

使用特权

评论回复
8
LOVEEVER| | 2024-8-12 14:54 | 只看该作者
EMI问题需要重点关注与考虑

使用特权

评论回复
9
chenjun89| | 2024-8-14 08:24 | 只看该作者
晶振的放置靠近芯片引脚,但是如果芯片本身就靠PCB边缘也没办法,只能通过旋转芯片方向,尽量使晶振靠内侧。

使用特权

评论回复
10
weifeng90| | 2024-8-14 20:06 | 只看该作者
晶振本身是一个射频辐射源

使用特权

评论回复
11
szt1993|  楼主 | 2024-8-14 22:13 | 只看该作者
weifeng90 发表于 2024-8-14 20:06
晶振本身是一个射频辐射源

其实就是电磁兼容的问题,一定要做好相关屏蔽工作

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

260

主题

2193

帖子

4

粉丝