打印
[PSoC™]

英飞凌32 位 PSOC™ Arm® Cortex® 微控制器CY8C52LPxxx资源合集

[复制链接]
39|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
IFX新闻官|  楼主 | 2025-2-6 16:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
用户手册
CY8CKIT-017 CAN/LIN 扩展板套件指南
CY8CKIT-017 CAN/LIN 扩展板套件是用于评估 PSoC 3 和 PSoC 5 设备通信能力的开发工具。它包含扩展板、快速入门指南和套件 CD,需与特定开发套件配合,可通过 PSoC Creator 软件编程。其硬件包括 CAN 和 LIN 收发器电路等,软件安装有特定步骤。文中详细介绍了套件操作、硬件设置、代码示例等内容,还涉及安全信息和合规性,为用户使用该套件提供全面指导。
CY8CKIT-017 CAN LIN 扩展板套件指南.pdf (3.65 MB)

CY8CKIT017 CAN LIN 扩展板套件快速入门指南
这是CY8CKIT - 017 CAN/LIN扩展板套件的快速入门指南,文档编号001 - 57657 Rev. *C 。该指南详细介绍了扩展板套件的使用步骤,包括板卡设置、系统设置(分单套设备连接CAN分析仪和双套设备连接两种情况)、跳线设置、软件安装以及板卡测试。按照指南操作,用户可快速完成设备搭建与测试,实现相关功能。
CY8CKIT017 CAN LIN 扩展板套件快速入门指南.pdf (1.18 MB)

发行说明CY8CKIT-017PSO™CAN/LIN扩展板套件发布日期:2012年10月3日
CY8CKIT-017 PSoC® CAN/LIN 扩展板套件发行说明涵盖关键信息。其适用于特定版本套件及软件,列出硬件如 CY8CKIT-001 等的需求及系统要求。安装可通过插入 CD/DVD 或网站下载,有软件更新且新增 LIN 示例。存在需特定处理器模块等限制问题。文档、技术支持等信息完备,还提及版权、免责声明及代码保护等内容,为用户提供全面指导。
发行说明CY8CKIT-017PSO™CAN LIN扩展板套件发布日期 2012年10月3日.pdf (133.53 KB)

数据表
PSoC™5LP:CY8C52LP系列数据手册可编程片上系统(PSoC™)
PSoC™ 5LP(CY8C52LP 系列)是英飞凌的可编程片上系统。它集成了可配置模拟和数字外设、存储器及 Arm Cortex - M3 内核,工作电压 1.71 - 5.5V,具备多种功耗模式。其数字子系统含 UDB 等,模拟子系统涵盖 ADC、DAC 等。拥有丰富接口与调试功能,支持多种编程和调试接口,提供全面的电气规范,适用于多种嵌入式应用场景。
PSoC™5LP CY8C52LP系列数据手册可编程片上系统(PSoC™).pdf (4.33 MB)

英飞凌 - PSoC 5LP 芯片级封装(CSP)引导加载程序十六进制文件 - 数据手册 - 版本 15.00
英飞凌的这份 “Infineon - PSoC 5LP CSP Bootloader Hex Files - DataSheet - v15_00 - EN” 数据手册版本为 15.00,是经多次完善的技术资料。它聚焦 PSoC 5LP 芯片级封装的引导加载程序十六进制文件。手册详细说明了文件格式、内容结构以及适用的芯片型号。同时,还包含烧录这些文件的具体方法和步骤,对比不同版本文件的差异。能为开发者在芯片启动程序的烧录与使用方面提供可靠的技术指引。
英飞凌 - PSoC 5LP 芯片级封装(CSP)引导加载程序十六进制文件 - 数据手册 - 版本 15.zip (696.26 KB)


英飞凌 - PSoC 5LP 芯片级封装(CSP)引导加载程序项目文件 - 数据手册 - 版本 15.00
此为英飞凌针对 PSoC 5LP CSP 引导加载程序项目文件推出的第 15 版数据手册。PSoC 5LP CSP 以其高集成度和小尺寸优势广泛应用。手册全面阐述项目文件的组成,如代码、配置文件等,讲解在开发环境中运用这些文件构建引导加载程序的方法,还包含可能遇到的问题及解决方案。为开发者高效开发、调试引导程序提供可靠的技术参考。
英飞凌 - PSoC 5LP 芯片级封装(CSP)引导加载程序项目文件 - 数据手册 - 版本 15.00..zip (822.45 KB)

应用文档
可编程逻辑阵列系统™Arm@Cortex@代码的最佳化
该文档聚焦于 PSoC™ 4 和 PSoC™ 5LP 的 Arm® Cortex® CPU 的 C 代码优化。涵盖了如寄存器、变量、函数参数等方面的优化策略,介绍了特殊功能指令、结构体处理、内存布局配置等内容,还涉及不同编译器(GCC、MDK、IAR)下的优化方法及示例,并给出了如低功耗、DMA 等功能模块的优化建议,助力开发者提升代码效率。
可编程逻辑阵列系统™Arm@Cortex@代码的最佳化.pdf (3.09 MB)

PSoCTM Arm® Cortex优化代码
这是英飞凌(Infineon)的应用笔记 AN89610,主要介绍了 PSoC™ 4 和 PSoC™ 5LP 中 Arm® Cortex® CPU 的 C 和汇编代码优化方法。涵盖编译器通用主题、变量访问、混合编程、特殊指令等内容,还涉及代码和变量的放置、不同编译器库的使用,以及针对 PSoC™ 4 设备的优化技巧。通过大量示例和附录中的编译器输出细节,帮助开发者提高代码效率,满足特定的代码尺寸和执行速度要求。
PSoCTM Arm® Cortex优化代码.pdf (2.05 MB)

PSoCTTm Creator-引导程序简介
本文档介绍了 PSoC™ Creator 引导程序相关知识。涵盖引导程序理论与技术,包括其定义、功能流程、设计考量(如内存使用、通信端口等),阐述了 PSoC™ 设备中引导程序的工作原理、项目类型、配置选项等内容,还涉及添加引导程序到项目、调试及双应用引导程序等操作,为在 PSoC™ 3、4、5LP 中使用引导程序提供全面指导。
PSoCTTm Creator-引导程序简介.pdf (1.82 MB)

PSoC@3、PSoC4和PSoC 5LP 中Bootloader 的简介
本文档介绍了 PSoC® 3、4 和 5LP 中 Bootloader 的相关知识。涵盖其理论技术,如定义、功能流程与设计要点,包括存储器使用、通信端口等。讲述了在 PSoC Creator 中的实现原理,涉及项目类型、配置选项等内容,还介绍了添加 Bootloader 到项目、调试及双应用 Bootloader 等操作,为相关开发提供全面指导。
PSoC@3、PSoC4和PSoC 5LP 中Bootloader 的简介.pdf (1.57 MB)

AN75400-PSoC®3 和 PSoC® 5LPCapSense@设计指南

本文档是 PSoC® 3 和 PSoC® 5LP CapSense®设计指南,为在这两个系列器件中设计 CapSense 应用提供指导。介绍了 CapSense 技术原理、在 PSoC 中的实现方式、独特功能如双通道设计、防水设计等,还涵盖设计工具、组件参数、调校方法、功能调校及设计注意事项等内容,助力工程师完成 CapSense 产品设计。
AN75400-PSoC®3 和 PSoC® 5LPCapSense@设计指南.pdf (3.12 MB)

PSoC®3、PSoC 4和PSoC5LP数字设计最佳实践
本文档介绍了 PSoC® 3、4 和 5LP 数字设计的最佳实践。涵盖数字设计基本概念、方法与时序主题,详细讲解了 PSoC 数字子系统、时钟、同步等内容,还包括使用 PSoC Creator 进行设计的注意事项及 STA 报告的分析与应用,为工程师提供了在这些器件上进行高效数字设计的指导原则和实用技巧。
PSoC®3、PSoC 4和PSoC5LP数字设计最佳实践.pdf (2.28 MB)

英飞凌 - AN82156 应用笔记 - 版本 10.00
英飞凌这份编号为 AN82156、版本 10.00 的应用笔记,历经多次修订完善。它聚焦英飞凌特定技术或产品应用,可能详细剖析产品特性、工作原理。笔记会给出实际应用中的设计方案,包含硬件搭建思路、软件编程要点。同时提供性能优化策略与故障排查方法,助力工程师和开发者在项目中更好运用英飞凌技术,提升开发效率与系统稳定性。
英飞凌 - AN82156 应用笔记 - 版本 10.00.zip (3.16 MB)

英飞凌 - AN82156:使用通用数字模块(UDB)数据路径在 PSoC Creator 3.2 中为 PSoC 3、PSoC 4 和 PSoC 5LP 设计组件 - 应用笔记 - 版本 10.00
这是英飞凌发布的一份应用笔记,版本号为 10.00,说明经过了多次更新完善。它聚焦于 PSoC 3、PSoC 4 和 PSoC 5LP 芯片,借助 PSoC Creator 3.2 开发环境,着重探讨利用 UDB 数据路径设计组件的方法。笔记可能包含 UDB 原理、组件设计步骤、代码示例等内容,能帮助开发者掌握在特定软件中基于 UDB 设计 PSoC 组件的技巧,提升开发效率与质量。
英飞凌 - AN82156:使用通用数字模块(UDB)数据路径在 PSoC Creator 3.2 中为 PSoC 3.zip (8.28 MB)

PSoC®3、PSoC4和 PSoC 5LP - 使用 UDB 数据路径对 PSoC Creator™组件进行设计
本文介绍了在 PSoC 3、4 和 5LP 中使用 UDB 数据路径设计 PSoC Creator 组件的方法。阐述了 UDB 与传统 PLD 的区别及优势,详细讲解数据路径架构特性,包括 CFGRAM、ALU 等组件。通过 8 位递减计数器、递增/递减计数器、简单 UART 等项目示例,展示创建、修改组件及配置数据路径的步骤,还提及从 UDB 编辑器到数据路径配置工具的移植,为工程师提供了实用的设计指导。
PSoC®3、PSoC4和 PSoC 5LP - 使用 UDB 数据路径对 PSoC Creator™组件进行设计.pdf.pdf (2.95 MB)

PSoC3和 PSoC 5LP 硬件设计注意事项
本文档(AN61290)围绕 PSoC 3 和 PSoC 5LP MCU 硬件设计展开,涵盖多方面内容。包括不同封装选择要点,如 TQFP、QFN、CSP 等封装的优缺点;详细的电源系统设计,如各电源引脚连接、不同供电模式及调节器考虑;介绍了 I/O 引脚类型、选择方法、与复位和电平转换的关系及 PSoC Creator 对其的设置;还涉及设备复位、编程调试接口、振荡器、模拟连接等方面,并给出 PCB 布局建议和设计清单。


PSoC® 3、PSoC4和 PSoC5LP 数字设计最佳实践
本文档(AN81623)主要介绍了 PSoC® 3、PSoC 4 和 PSoC 5LP 的数字设计相关内容。涵盖数字设计基础概念、PSoC 数字子系统及时钟等硬件资源、同步机制和静态时序分析(STA)等。详细阐述了如组件选型、时钟使用、避免锁存器等设计注意事项,并通过实例讲解如何利用 STA 报告解决时序问题,为基于这些芯片的数字设计提供了理论和实践指导。
PSoC® 3、PSoC4和 PSoC5LP 数字设计最佳实践.pdf (1.95 MB)

使用UDB数据路径设计PSoC创建器组件
本文档(AN82156)介绍了使用 PSoC 通用数字块(UDB)数据路径设计 PSoC Creator 组件的方法。阐述了 UDB 与传统 PLD 的区别、数据路径架构及特点,对比了数据路径与 PLD 设计的资源使用情况。详细讲解了基于 UDB 编辑器和数据路径配置工具创建组件的步骤,包括计数器、PWM、UART 等组件示例,并提及组件参数添加、头文件创建及端口连接等内容,为 PSoC 组件设计提供指导。
使用UDB数据路径设计PSoC创建器组件.pdf (3.26 MB)

PSoC®3/PSoC5LP 提高内部振荡器的精度
本文档(AN80248)介绍了 PSoC® 3 和 PSoC 5LP 内部振荡器精度提升的方法。阐述了内部低速振荡器(ILO)和内部主振荡器(IMO)的基本原理、应用场景,详细说明了通过运行时校准提高其精度的理论基础。介绍了用于校准的 kHz_ILO_Trim 和 IMO_Trim 组件的使用方法,包括符号、参数和 API 等,并对测试项目进行描述,分析了组件内部实现及性能表现。
PSoC®3 PSoC5LP 提高内部振荡器的精度.pdf (1.05 MB)

英飞凌 - AN80248:在 PSoC Creator 2.2 环境下提高 PSoC 3 和 PSoC 5LP 内部振荡器精度 - 应用笔记 - 版本 08.00
这是英飞凌编号为 AN80248、版本 08.00 的应用笔记,聚焦于 PSoC 3 和 PSoC 5LP 芯片。在 PSoC Creator 2.2 开发环境中,内部振荡器精度对系统性能至关重要。笔记深入分析影响振荡器精度的因素,如温度、电压波动等,提供一系列提高精度的方法,涵盖硬件优化与软件校准。还可能包含操作步骤、代码示例,助力开发者提升芯片内部振荡器精度,保障系统稳定运行。
英飞凌 - AN80248:在 PSoC Creator 2.2 环境下提高 PSoC 3 和 PSoC 5LP 内部振荡器精.zip (1.99 MB)

英飞凌 - AN80248:PSoC 3 和 PSoC 5LP 提高内部振荡器精度(适用于 PSoC Creator 2.1 和 2.0)归档文件 - 应用笔记 - 版本 08.00
这是英飞凌发布的一份应用笔记,版本为 08.00,说明经过了一定的修订和完善。该笔记主要针对 PSoC 3 和 PSoC 5LP 芯片,聚焦于在 PSoC Creator 2.1 和 2.0 开发环境下提高芯片内部振荡器的精度这一关键问题。“Archive” 表明该文件是一个归档文件,可能包含了历史版本的资料、补充材料或相关示例等内容,为开发者在优化内部振荡器精度的过程中提供全面、丰富的参考资料,帮助开发者更有效地提升芯片的性能和稳定性。

英飞凌 - AN80248:PSoC 3 和 PSoC 5LP 提高内部振荡器精度(适用于 PSoC Creator 2.1.zip (1.35 MB)

英飞凌 - AN60024:PSoC 3、PSoC 4、PSoC 5LP 开关去抖器和毛刺滤波器(基于 PSoC Creator 3.0).zip - 应用笔记 - 版本 17.00
这是英飞凌发布的一份应用笔记,编号为 AN60024,版本 17.00 表明经过了多次更新和完善。该笔记主要针对 PSoC 3、PSoC 4 和 PSoC 5LP 这几款可编程片上系统芯片,重点讨论在 PSoC Creator 3.0 开发环境下如何实现开关去抖器和毛刺滤波器的功能。在实际电路中,开关操作会产生抖动和毛刺,会对电路性能和系统稳定性造成不良影响,此笔记详细介绍了有效的解决方案,包括硬件电路设计和软件编程方面的内容,为工程师在设计相关电路时提供了重要的参考依据。
英飞凌 - AN60024:PSoC 3、PSoC 4、PSoC 5LP 开关去抖器和毛刺滤波器(基于 PSoC Cre.zip (158.51 KB)

英飞凌 - AN60024:PSoC 3、PSoC 4、PSoC 5LP 开关去抖器和毛刺滤波器归档文件(适用于 PSoC Creator 2.1 SP1 和 2.1) - 应用笔记 - 版本 17.00
这是英飞凌发布的一份应用笔记,编号为 AN60024,版本达到 17.00,说明经过了多次精心修订和完善。该笔记主要针对 PSoC 3、PSoC 4 和 PSoC 5LP 这几款可编程片上系统芯片,重点聚焦于开关去抖器和毛刺滤波器的设计与应用。“Archive”(归档)一词表明,该压缩文件中包含了该应用笔记的过往版本、相关的示例代码、设计文档等资料,是一个较为完整的归档集合。此应用笔记是基于 PSoC Creator 2.1 SP1 和 2.1 开发环境编写的,为使用这些特定版本开发环境的工程师在设计电路过程中,有效解决开关信号中的抖动和毛刺问题提供了全面、详细的参考资料和解决方案,帮助工程师提升电路的稳定性和可靠性。
英飞凌 - AN60024:PSoC 3、PSoC 4、PSoC 5LP 开关去抖器和毛刺滤波器归档文件(适用.zip (12.65 MB)

PSoC® 3到PSoC5LP迁移指南
本文档(AN77835)是 PSoC® 3 到 PSoC 5LP 的迁移指南。阐述了迁移原因,如 PSoC 5LP 的 32 位 ARM Cortex - M3 内核、更大内存和更高频率等优势。对比了两者在 CPU、内存、功能块等方面的差异,介绍硬件设计要点,包括电源、引脚和模拟性能等。还讲解了 PSoC Creator 项目迁移步骤、固件移植注意事项,如条件编译、DMA 地址、字节序等,为项目迁移提供全面指导。
PSoC® 3到PSoC5LP迁移指南.pdf (567.48 KB)

PSoc@ 3和PSoC5LP-从芯片规模封装(CSP)入门

本文档(AN89611)介绍了 PSoC® 3 和 PSoC 5LP 的芯片级封装(CSP)使用指南。阐述 CSP 器件优势,如尺寸小、能节省 PCB 空间,但存在处理难度大、返工困难等问题,并给出相应解决办法。介绍 PSoC Creator 对 CSP 器件的设计操作,包括设备选择、开发调试方法。还详细说明了工厂预装的 I²C 引导加载程序的使用,涵盖创建可引导项目、链接引导文件等步骤。
PSoc@ 3和PSoC5LP-从芯片规模封装(CSP)入门.pdf (1.78 MB)

更多技术信息
PSoC® 5LP寄存器TRM(技术参考手册)
该文档(001 - 82120 Rev. *G)是 PSoC 5LP 寄存器技术参考手册。它详细列出了 PSoC 5LP 设备的各类寄存器信息,包括寄存器名称、地址、位组织、功能描述等内容,涵盖了系统内存、时钟配置、电源管理、外设控制等多个方面的寄存器,为开发人员提供了全面的寄存器参考资料,有助于深入了解 PSoC 5LP 芯片的硬件架构和功能实现 。
PSoC® 5LP寄存器TRM(技术参考手册).pdf (18.12 MB)

PSoC 5LP架构TRM(技术参考手册)
PSoC 5LP 架构技术参考手册全面涵盖其架构信息。包括 Cortex - M3 内核、多种存储类型、系统资源(如时钟、电源等)、数字与模拟子系统及编程调试等内容。详细描述了各组件功能、操作方式、寄存器设置及中断处理等细节,为开发人员提供了深入了解 PSoC 5LP 并进行高效设计与开发的重要参考依据。
PSoC 5LP架构TRM(技术参考手册).pdf (4.28 MB)

产品质量报告
柏树半导体产品认证报告
这是英飞凌(原赛普拉斯)的 PSoC5 LP 器件系列产品鉴定报告(QTP#162806 VERSION*A),涉及多种型号芯片。报告涵盖产品描述、技术工艺、封装及测试等信息,在 Fab25 采用 S8PM - 10P 技术。经高温操作寿命、耐久性、静电放电等多项可靠性测试,多数测试通过,部分给出失效率数据,并记录多批次测试详情及版本变更历史,为产品质量提供依据。
柏树半导体产品认证报告.pdf (269.18 KB)

柏树半导体产品鉴定报告
这是赛普拉斯半导体(现为英飞凌旗下)的产品鉴定报告(QTP#120501 VERSION *F),针对 PSoC5 LP 器件家族 S8P12 - 10P 技术、Fab4 生产的芯片。报告涵盖产品描述、技术工艺、封装信息,涉及多种型号。经高温操作寿命、静电放电、数据保持等多项可靠性测试,多数测试通过,部分给出失效率数据,还记录了多批次测试详情与版本变更历史,为产品质量提供依据。
柏树半导体产品鉴定报告.pdf (135.22 KB)

使用特权

评论回复
沙发
chenjun89| | 2025-2-6 17:08 | 只看该作者
mark一下,以备查看。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

38

主题

43

帖子

0

粉丝