紧跟产业趋势:8位MCU+2.4G收发芯片的升级路径
相比传统8位MCU+2.4G收发芯片的组合,CH570升级32位青稞RISC-V内核运算更快、Flash容量大幅提升至256KB,实现代码空间自由,内置2.4G无线收发和USB功能,支持单线调试,单芯片即可满足无线通讯和数据传输需求。
与“吾毛扒角”系列的其它MCU相比,CH570最大的特点是增加了2.4G和USB通讯功能,Flash和RAM容量均有提升,虽然代码从Flash直接运行等效主频只有5MHz,但将小型代码复制到RAM中就可以100MHz零等待全速运行,应对无线收发或者小型算法足够。
除了2.4G和USB,CH570在常见外设的基础上,还增加了模拟电压比较器和按键检测等功能,PWM与比较器搭配还可以玩出低速ADC,睡眠功耗低至1μA,可谓是麻雀虽小五脏俱全。专业玩家WCH,自主技术带来性价比。
CH570是一款“加”出来的无线SoC
SoC芯片通常可以分解为若干个底层IP组件,外购第三方IP组装设计芯片虽更为便捷,但成本和限制略多。CH570在32位RISC-V内核的基础上加2.4GHz无线、加USB、加Flash、加模拟资源,不到1块钱的售价,成本如何能hold住?答案是深度自研且复用。
沁恒早在8年前就启动了RISC-V相关研究,青稞RISC-V MCU在2020年初便批量应用,是首款基于自研RISC-V处理器内核的通用MCU,多年发展形成了面向高速通信连接、无线组网互联、Type-C电源功率管理等丰富的产品布局,也积累了大量的成熟IP组件,这是整个“吾毛扒角”系列面世的基础,说CH570是加出来的,指的就是自研IP组件的复用:
内核复用。CH570的青稞V3C处理器IP源于8kHz高上报率专业键鼠常见的无线SoC芯片CH585。青稞V3C支持标准RISC-V规范的B/C/M拓展指令集和专用自扩展指令,针对无线应用提供更高的代码密度、更强的运算能力、更快的数据搬运和响应速度。
2.4G复用。CH570的2.4G源自沁恒自研无线技术的优化和适配。掌握了专业蓝牙技术,普通2.4G射频收发器、基带算法和网络协议栈的设计难度就大幅降低。CH570的接收灵敏度为-95dBm,可编程+7.5dBm发送功率,实测开阔地通信距离不低于200米。
USB和其它外设复用。CH570的USB和模拟外设直接继承自CH32系列通用MCU的主线产品,虽然弱了一点,但对得起售价。
基于上述自研技术的复用,CH570从处理器到专业外设均无需从头研发,而且都是久经市场验证的成熟技术,这保证了CH570的专业性和易用性。
CH570是一款“减”出来的实惠SoC
由于复用自研IP组件,CH570的关键组件无需依靠第三方,没有授权费和版税提成费。而且自研IP的研发成本也已经被量产芯片分摊,因此成本结构简单。
同时,CH570还配套免费集成开发环境MRS2,如果从8位MCU升级至CH570,不但无需汇编的繁琐编程,还能获得基于现代化VS Code框架的高效开发和调试体验,切入主流套路,支持单线调试。
无论是CH32V003还是CH570,都可以看做是WCH多项自主技术融合之后的降维组合应用,看起来资源丰富,实际是将成熟产品做减法后的效果。青稞内核芯片秉承RISC-V的开放理念,不断解锁核心技术的神秘感,让焦点和选择权回归工程师,让工程师代码空间自由、开发工具自由、通讯接口自由。
关于集成开发环境MRS2
沁恒在研究RISC-V之初就布局投入相关生态建设,促进RISC-V的应用和发展。MounRiver Studio(MRS)集成开发环境已研发迭代7年,在开发者社区面市5年,历经数十万名工程师体验和多年打磨,不但可以充分发挥RISC-V指令的性能和功耗优势,还为客户免去了购买IDE软件的费用,工程师群体遍及全球。
MounRiver Studio Ⅱ(MRS2)为MRS的升级版本,框架更换至更现代的VS Code,功能增强,提供一键式工程创建、智能化代码辅助、高效化芯片调试、实时化全局搜索和多样化辅助配置等功能,界面更简约大气,操作更流畅高效,同时覆盖Window、Linux、macOS及国产桌面操作系统等多种平台。
极致性价比、性能、资源全都要的CH570+专业集成开发环境MRS2,让方案开发既能紧随全球RISC-V潮流还能顺便降低成本,将性能和实惠传递给每一位终端消费者。