[STM32G4] STM32G431的ADC精度总是偏差大?

[复制链接]
883|16
 楼主| 公羊子丹 发表于 2025-3-22 10:42 | 显示全部楼层 |阅读模式
ADC校准是不是漏了?外部参考电压源的纹波会不会太大?输入阻抗该怎么优化?
tpgf 发表于 2025-4-8 14:25 | 显示全部楼层
这个是不是校准也得通过软件配置才能实现的吧
heimaojingzhang 发表于 2025-4-9 22:15 | 显示全部楼层
STM32G431的ADC精度主要取决于其逐次逼近型模数转换器(ADC)的分辨率,该ADC具有高达12位的精度
keaibukelian 发表于 2025-4-10 17:59 | 显示全部楼层
它具有12位的精度。这意味着它可以将输入的模拟电压信号细分为2^12 = 4096个不同的数字级别,从而提供相对精确的模拟信号数字化表示
paotangsan 发表于 2025-4-10 19:47 | 显示全部楼层
当参考电压VREF+设定为3.3V时,STM32G431的ADC能够实现约0.8mV的分辨率
renzheshengui 发表于 2025-4-10 21:33 | 显示全部楼层
STM32G431还支持多种校准方法,如静态校准和动态校准,以进一步优化ADC的精度和稳定性
wowu 发表于 2025-4-10 23:21 | 显示全部楼层
这个结论有没有实际的数据作为依据呢
温室雏菊 发表于 2025-4-26 01:23 | 显示全部楼层
STM32G431中使用ADC时若出现精度偏差大 的问题,可能涉及硬件设计方面因素

失物招領 发表于 2025-4-26 02:34 | 显示全部楼层
参考电压(VREF+)不稳定ADC的值会整体偏移或波动大

她已醉 发表于 2025-4-26 03:25 | 显示全部楼层
确保 VREF+ 引脚连接 低噪声、高稳定性 的参考电压源(如专用基准芯片 REF3030 TL431)。在 VREF+ 引脚就近放置 1μF+100nF 去耦电容(抑制高频噪声)

将爱藏于深海 发表于 2025-4-26 04:36 | 显示全部楼层
检查 PCB 布局,避免 VREF+ 走线靠近高频或大电流路径

故意相遇 发表于 2025-4-26 05:35 | 显示全部楼层
模拟电源(VDDA)噪声ADC 值随机跳动。VDDA VSSA 引脚供电干净(与数字电源分离,使用 LC 滤波)

春日负喧 发表于 2025-4-26 06:46 | 显示全部楼层
信号源阻抗过高,采样值滞后或失真。输入信号源阻抗应 10kΩ(STM32 ADC 输入阻抗约 50kΩ)

白马过平川 发表于 2025-4-26 07:36 | 显示全部楼层
PCB 布局问题,特定通道受干扰。模拟信号走线远离数字线(如时钟、PWM)。使用屏蔽线或差分走线(对高频噪声敏感信号)

西洲 发表于 2025-4-26 08:35 | 显示全部楼层
ADC 时钟(ADCCLK)建议 ≤ 35MHzSTM32G4 最大 60MHz,但高频会降低精度)

捧一束彼岸花 发表于 2025-4-26 09:45 | 显示全部楼层
长采样时间可提高精度(尤其对高阻抗信号源)

风凉 发表于 2025-4-26 11:34 | 显示全部楼层
上电后执行ADC校准(减少内部电容误差),后续需要滤波,比如均值滤波:连续采样 N 次取平均(N=4~16)。中值滤波:去除突发噪声

您需要登录后才可以回帖 登录 | 注册

本版积分规则

199

主题

6523

帖子

3

粉丝
快速回复 在线客服 返回列表 返回顶部