[文档下载] 读取外部电压ADC阻抗匹配

[复制链接]
4503|62
少女诗篇 发表于 2025-11-26 11:43 | 显示全部楼层
ADC 读取外部电压时,阻抗匹配核心是让信号源阻抗 ≤ ADC 输入阻抗 1/10~1/100(依芯片手册):
信号源端:用低阻缓冲器(如运放构成电压跟随器)降低输出阻抗;
传输路径:缩短引线,避免串扰,必要时加 RC 滤波(R≤1kΩ,防阻抗过高);
ADC 配置:启用内部缓冲器(若有),选择合适采样率,避免因阻抗不匹配导致采样电荷不足、精度下降。需结合 ADC 手册参数(如输入阻抗、采样电容)调整。
少女诗篇 发表于 2025-11-26 11:44 | 显示全部楼层
ADC 读取外部电压的阻抗匹配核心:使信号源阻抗 ≤ ADC 输入阻抗 1/10~1/100(按芯片手册)。
信号源端用运放做电压跟随器降阻;
缩短引线,串小电阻(≤1kΩ)+ 小电容组成 RC 滤波;
启用 ADC 内部缓冲器(若有),匹配采样率与输入电容。避免阻抗不匹配导致采样电荷不足、精度偏移,需结合 ADC 手册参数调试。
桃花落满山前 发表于 2025-11-27 13:53 | 显示全部楼层
ADC 读取外部电压时,阻抗匹配核心是使信号源输出阻抗 ≤ ADC 输入阻抗(通常要求≤10kΩ,依芯片手册)。信号源阻抗过高会导致采样电容充电不完全,引发误差。
可串联小值限流电阻(如 100Ω),并联缓冲电路(运放构成电压跟随器)降低源阻抗,或选用高输入阻抗 ADC 芯片。同时缩短采样线,减少分布电容影响,确保 ADC 精准采集外部电压。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 在线客服 返回列表 返回顶部
0