[STM32L4] L4里搞个DMA搬ADC结果,速度比我想象慢?

[复制链接]
613|16
 楼主| Wordsworth 发表于 2025-5-20 07:25 | 显示全部楼层 |阅读模式
AD, ADC, DM, DMA, dc
本来想用DMA加速采样+搬运,发现帧率还是不高,怀疑时钟没配对或者传输冲突。
Clyde011 发表于 2025-5-20 07:29 | 显示全部楼层
试试硬件触发+多通道扫描的组合。
公羊子丹 发表于 2025-5-20 07:31 | 显示全部楼层
ADC触发源是Timer还是软件?
周半梅 发表于 2025-5-20 07:31 | 显示全部楼层
DMA的通道优先级要调一调。
帛灿灿 发表于 2025-5-20 07:32 | 显示全部楼层
看看是不是ADC采样周期太长。
童雨竹 发表于 2025-5-20 07:33 | 显示全部楼层
L4省电模式下DMA好像会慢点。
万图 发表于 2025-5-20 07:34 | 显示全部楼层
我觉得ADC clock 没配好也会拖慢速度。
 楼主| Wordsworth 发表于 2025-5-20 07:35 | 显示全部楼层
DMA搬完数据别忘清标志位。
Bblythe 发表于 2025-5-20 07:36 | 显示全部楼层
是不是DMA中断太频繁了?
Pulitzer 发表于 2025-5-20 07:36 | 显示全部楼层
你搞了连续转换还是单次?
Uriah 发表于 2025-5-20 07:38 | 显示全部楼层
我用双缓冲DMA就好很多了。
hehhehee 发表于 2025-5-31 17:39 | 显示全部楼层
如果你用了 HSI16 做 ADC 时钟,而不是 PLLADC,那速率就比你预想慢一大截。
t60yz 发表于 2025-5-31 23:33 | 显示全部楼层
你可以查看 CubeMX 中设置的通道采样周期(如 640.5 cycles),它直接决定转换时间。
t60yz 发表于 2025-5-31 23:34 | 显示全部楼层
对于较低阻抗源,推荐使用较短的采样周期,比如 2.5 或 6.5 cycles。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

177

主题

6295

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部