GD32E230 SPI NSS 引脚电平抖动:软件时钟同步优化方案

[复制链接]
677|0
范德萨发额 发表于 2025-8-28 09:47 | 显示全部楼层 |阅读模式
在 GD32E230 上用 SPI 驱动从设备时,NSS 引脚(PA15)采用软件控制拉低 / 拉高,若存在引脚电平抖动,除了加硬件滤波,软件层面可通过哪些时钟同步策略优化?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

71

主题

1022

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部