[PIC®/AVR®/dsPIC®产品] dsPIC33E 与 33A 的 PWM 时基预分频器和定时器同步设计差异,对抖动控制有何影响?

[复制链接]
197|1
pe66ak 发表于 2025-11-11 19:28 | 显示全部楼层 |阅读模式
对比 dsPIC33E(FRC+PLL时抖动标准差 568.360ps)与 dsPIC33A(FRC+PLL 时 1.15041ns)的 PWM 抖动表现,两者在 PWM 时基预分频器(PCLKCON)与定时器同步机制上的设计差异对抖动控制有何影响?

樱花树维纳斯 发表于 2025-11-17 14:48 | 显示全部楼层
dsPIC33E 的 PWM 时基预分频器支持更细粒度分频(如 1-64 连续可调),33A 则为固定分频比;33E 定时器同步支持多模块相位偏移校准,33A 同步精度较低。这使 33E 能更精准控制 PWM 边沿定时,减少因分频跳变或同步偏差导致的抖动,尤其在高频大功率场景,33E 的抖动控制更优。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

57

主题

433

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部