[AT32F437] SRAM1和SRAM2性能提升总结

[复制链接]
555|0
分形梦想家 发表于 2025-11-26 15:49 | 显示全部楼层 |阅读模式
本帖最后由 分形梦想家 于 2025-11-26 15:50 编辑

距离版主@muyichuan2012 推荐阅读AN0092已经过去一个月有余。今天总算有时间完整阅读下来。总体感觉收获颇丰。
1. 区分SRAM1和SRAM2
我们以雅特力AT32F437为例,官方datasheet和Keil配置中均未对SRAM地址空间明确做出区分,但从系统总线的结构图与Cortex-M4的内核手册也都有明确区分。
Cortex-M4内存地址空间图.jpg
  • SRAM1的地址范围:0x2000_0000 - 0x2000_FFFF,共64KB
  • SRAM2的地址范围:0x2001_0000 - 0x200F_FFFF,依硬件设计与配置而定

由于总线访问硬件设备是采用轮询占用的原则。所以,当我们把实时程序运行在SRAM1时,尽量把实时程序用到的变量放置于SRAM2中。这样,AT32F437可以通过ICode总线加载SRAM1的指令,同时,通过DCode总线加载SRAM2的数据。实现硬件最优化解,瓶颈最小,性能发挥最大。

2. SRAM1的映射地址

根据Cortex-M4的总线地址设计,SRAM1的64KB地址空间映射到了0x1000_0000 - 0x1000_FFFF。
对于0x1000_0000的SRAM1地址空间来说,其只能由ICode与DCode总线读取。此时System-Bus则无法访问。
换句话说,当我们有意识使用0x1000_0000的映射地址空间的话,可以有效节省System-Bus在SRAM1上的使用,而让System-Bus更多用于操作外设的地址空间等。
上述两种应用方案均需要我们在Keil的sct分散加载文件上做出对应的修改。需要一定的学习成本。
当然,对于主频高达288MHz的AT32F437来说,这些性能提升在普通应用上是可以忽略的。
最后附上雅特力官方的技术应用手册:
https://www.arterytek.com/download/APNOTE/AN0092_AT32F435_437_Performance_Improve_ZH_V2.0.0.pdf



您需要登录后才可以回帖 登录 | 注册

本版积分规则

6

主题

71

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部
0