使用 AXI4 互联技术在 7 系列 FPGA 中设计高性能的视频系统
此应用指南旨在探讨使用 AXI4 视频和 AXI 基础架构 IP 核,实现 DDR 存储器带宽高达 ~9.95 GB/s (80%) 的视频系统所需考虑的设计要求。该设计使用 8 个 AXI4 视频直接存储器访问 (VDMA) 引擎来同时移动 16 个视频流(8 个发送视频流和 8 个接收视频流),每个视频流均为 1920 x 1080p 格式,60 Hz 或 75 Hz 刷新率,每像素最多 32 个数据位。 |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?注册
×
|