做新项目配置PLL时翻看一下Reference manual(Rev 14),发现PLL相关的怎么跟印像中的不一样,还好保存有Rev 8, Rev 11, Rev 13的Reference manual,对比了一下发现:
以HSE为例,
Rev 8的PLL是:HSE->可选二分频->倍频(2至16倍)
从Rev 11开始是:HSE->1-16倍分频->倍频(2至9倍,6.5倍)
另外增加了PLL2和PLL3,HSE的范围也由4-16M变成了4-25M
这就有点让人犯晕了。功能增强是好事,但不能减吧?10-16倍频不见了,多出来一个奇怪的6.5?我有一个旧板子是5M倍频到70M,要用到14倍频,那不得改设计了?
有人知道是咋回事不? |