打印

用FPGA分频问题请教

[复制链接]
1629|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
luobeyang|  楼主 | 2012-8-11 20:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
前提:用FPGA做分频。
条件:输入时钟是20Mhz。根据输入指令不同,需要输出100ms、500ms、1s三种低电平脉冲。
想请教各位高手,除了用计数器做,还有别的方法吗。我觉得要是计数的话,得计数上百万次,不知道有没有更好的方法。

相关帖子

沙发
GoldSunMonkey| | 2012-8-11 22:31 | 只看该作者
时钟太低了。仿佛除了这个,也没有什么更好的办法了。

使用特权

评论回复
评分
参与人数 1威望 +1 收起 理由
luobeyang + 1
板凳
mr.king| | 2012-8-12 21:39 | 只看该作者
不多,32个DFF就是32位计数,对FPGA没啥压力

使用特权

评论回复
评分
参与人数 1威望 +1 收起 理由
luobeyang + 1
地板
GoldSunMonkey| | 2012-8-12 21:50 | 只看该作者
:)是呀

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

14

主题

24

帖子

0

粉丝