用FPGA分频问题请教

[复制链接]
1858|3
 楼主| luobeyang 发表于 2012-8-11 20:39 | 显示全部楼层 |阅读模式
前提:用FPGA做分频。
条件:输入时钟是20Mhz。根据输入指令不同,需要输出100ms、500ms、1s三种低电平脉冲。
想请教各位高手,除了用计数器做,还有别的方法吗。我觉得要是计数的话,得计数上百万次,不知道有没有更好的方法。
GoldSunMonkey 发表于 2012-8-11 22:31 | 显示全部楼层
时钟太低了。仿佛除了这个,也没有什么更好的办法了。

评分

参与人数 1威望 +1 收起 理由
luobeyang + 1

查看全部评分

mr.king 发表于 2012-8-12 21:39 | 显示全部楼层
不多,32个DFF就是32位计数,对FPGA没啥压力

评分

参与人数 1威望 +1 收起 理由
luobeyang + 1

查看全部评分

GoldSunMonkey 发表于 2012-8-12 21:50 | 显示全部楼层
:)是呀
您需要登录后才可以回帖 登录 | 注册

本版积分规则

14

主题

24

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部