本帖最后由 edacsoft 于 2012-8-14 16:28 编辑
正在进行PCB布线,想调整DDR2与MCB之间连线管脚
研究mig生成的ucf,发现所有信号的位置完全与ug385里的pin location一致,比如:
ucf
NET "mcb3_dram_a[0]" LOC = "K5" ;
DS
IO_L47P_M3A0_3 K5
可是ug388中有说:
DQ bit swapping at the memory interface is permitted to facilitate layout. Swapping should only be done within a data group.
看来数据线内部可调,
而地址没有这样的说明,看来不行。
is it right? |