如何保证一上电各个引脚就是高电平

[复制链接]
5088|16
 楼主| huanghuac 发表于 2012-9-2 18:10 | 显示全部楼层 |阅读模式
如题,如何保证一上电各个引脚就是高电平。
happy_10 发表于 2012-9-2 18:12 | 显示全部楼层
在main函数执行之前?
 楼主| huanghuac 发表于 2012-9-2 18:14 | 显示全部楼层
wenfen 发表于 2012-9-2 18:16 | 显示全部楼层
初始化时用程序写进去,强制拉高!
冰清玉洁 发表于 2012-9-2 18:19 | 显示全部楼层
楼上正解。
 楼主| huanghuac 发表于 2012-9-2 18:25 | 显示全部楼层
在配置里把端口设置为输入,然后再在程序里把端口设为输出
zhuww 发表于 2012-9-2 18:28 | 显示全部楼层
上电后在运行main前,端口是输入的配置,运行main(在程序配置运行后)后,端口为输出的配置。
 楼主| huanghuac 发表于 2012-9-2 18:29 | 显示全部楼层
哦,直接在配置里把端口设为输出有什么区别
zhuhuis 发表于 2012-9-2 18:32 | 显示全部楼层
一直是输出的配置。
 楼主| huanghuac 发表于 2012-9-2 18:35 | 显示全部楼层
是这样的,程序中需要根据调速把在一个端口输出不同占空比的pwm波形,如果我在配置中就配置为输入,程序中改输出,那么出来的波形正常。
 楼主| huanghuac 发表于 2012-9-2 18:36 | 显示全部楼层
如果我直接在配置中就配置为输出,观察波形时,就有毛刺信号
tian111 发表于 2012-9-2 18:39 | 显示全部楼层
过一会儿就会有一个?
 楼主| huanghuac 发表于 2012-9-2 18:42 | 显示全部楼层
嗯,不拧调速把时就有。对于这个不太理解为什么。
宋倩2010 发表于 2012-9-2 18:44 | 显示全部楼层
没做过,帮顶了
YUCHUN0607 发表于 2012-9-3 13:04 | 显示全部楼层
1# huanghuac

管脚外部加上拉电阻,
h0610001210 发表于 2012-9-3 15:55 | 显示全部楼层
我觉得这个要根据实际电路来实际的,可以从微处理器的内部配置和外部连接两部分来设计。
PSoC小子 发表于 2012-9-7 12:02 | 显示全部楼层
我觉得楼主可以用示波器看一下片子上电时 VDDA 和 VDDD的波形。如果 VDDA滞后 VDDD 那么 IO口在上电时会有毛刺出现。
如果VDDA的上电时序早于VDDD或者相同, IO 设置成 Pull-up resister 模式应该就能保证一上电IO输出就为高。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

772

主题

8473

帖子

6

粉丝
快速回复 在线客服 返回列表 返回顶部