打印

如何保证一上电各个引脚就是高电平

[复制链接]
4033|16
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
huanghuac|  楼主 | 2012-9-2 18:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
如题,如何保证一上电各个引脚就是高电平。
沙发
happy_10| | 2012-9-2 18:12 | 只看该作者
在main函数执行之前?

使用特权

评论回复
板凳
huanghuac|  楼主 | 2012-9-2 18:14 | 只看该作者
是的

使用特权

评论回复
地板
wenfen| | 2012-9-2 18:16 | 只看该作者
初始化时用程序写进去,强制拉高!

使用特权

评论回复
5
冰清玉洁| | 2012-9-2 18:19 | 只看该作者
楼上正解。

使用特权

评论回复
6
huanghuac|  楼主 | 2012-9-2 18:25 | 只看该作者
在配置里把端口设置为输入,然后再在程序里把端口设为输出

使用特权

评论回复
7
zhuww| | 2012-9-2 18:28 | 只看该作者
上电后在运行main前,端口是输入的配置,运行main(在程序配置运行后)后,端口为输出的配置。

使用特权

评论回复
8
huanghuac|  楼主 | 2012-9-2 18:29 | 只看该作者
哦,直接在配置里把端口设为输出有什么区别

使用特权

评论回复
9
zhuhuis| | 2012-9-2 18:32 | 只看该作者
一直是输出的配置。

使用特权

评论回复
10
huanghuac|  楼主 | 2012-9-2 18:35 | 只看该作者
是这样的,程序中需要根据调速把在一个端口输出不同占空比的pwm波形,如果我在配置中就配置为输入,程序中改输出,那么出来的波形正常。

使用特权

评论回复
11
huanghuac|  楼主 | 2012-9-2 18:36 | 只看该作者
如果我直接在配置中就配置为输出,观察波形时,就有毛刺信号

使用特权

评论回复
12
tian111| | 2012-9-2 18:39 | 只看该作者
过一会儿就会有一个?

使用特权

评论回复
13
huanghuac|  楼主 | 2012-9-2 18:42 | 只看该作者
嗯,不拧调速把时就有。对于这个不太理解为什么。

使用特权

评论回复
14
宋倩2010| | 2012-9-2 18:44 | 只看该作者
没做过,帮顶了

使用特权

评论回复
15
YUCHUN0607| | 2012-9-3 13:04 | 只看该作者
1# huanghuac

管脚外部加上拉电阻,

使用特权

评论回复
16
h0610001210| | 2012-9-3 15:55 | 只看该作者
我觉得这个要根据实际电路来实际的,可以从微处理器的内部配置和外部连接两部分来设计。

使用特权

评论回复
17
PSoC小子| | 2012-9-7 12:02 | 只看该作者
我觉得楼主可以用示波器看一下片子上电时 VDDA 和 VDDD的波形。如果 VDDA滞后 VDDD 那么 IO口在上电时会有毛刺出现。
如果VDDA的上电时序早于VDDD或者相同, IO 设置成 Pull-up resister 模式应该就能保证一上电IO输出就为高。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

772

主题

8473

帖子

6

粉丝