我最近正在调试意法的F205ZE,接口是FPGA,调试发现,片选时间40ns,但是两次片选间隔时间达到200多纳秒,读都是连续的,可以排除两次读之间代码开销,难道说意法的宣传的总线读写速度没有算两次片选之间的延迟,总线配置: FSMC_Bank1->BTCR[2] = 0x3090; //NE2 16bit DATA AND DATA bus
FSMC_Bank1->BTCR[3] = 0xcfff0502;
FSMC_Bank1->BTCR[2] |= 1; //start NE2
是不是我配置的有问题,发情各位大神分析一下,香版主希望不吝赐教 |