offset IN约束中valid怎么使用

[复制链接]
4222|13
 楼主| magic323 发表于 2012-9-25 09:04 | 显示全部楼层 |阅读模式
在对FPGA输入管脚做offset约束时,我使用TIMEGRP "DATA" OFFSET = IN 2.35ns BEFORE  "PCLK"时就会有部分FPGA出现功能错误。但是增加了VALID后就都OK了,TIMEGRP "DATA" OFFSET = IN 2.35ns VALID 2ns BEFORE  "PCLK"。想知道这是什么原因,我之前看到的xilinx offset约束中VALID是可选的,有没有都可以。
Backkom80 发表于 2012-9-25 09:44 | 显示全部楼层
valid是指数据有较的时间。
 楼主| magic323 发表于 2012-9-25 09:47 | 显示全部楼层
2# Backkom80
那可以理解为我的offset约束出问题的原因就是因为没有加VALID吗?
Backkom80 发表于 2012-9-25 14:07 | 显示全部楼层
见另一贴
 楼主| magic323 发表于 2012-9-25 14:25 | 显示全部楼层
GoldSunMonkey 发表于 2012-9-25 23:39 | 显示全部楼层
本来就是可选的。这个就是告诉数据在时钟上升沿2.35ns来了,并保持2ns的保持时间。
TIMEGRP "DATA" OFFSET = IN 2.35ns VALID 2ns BEFORE  "PCLK"

另外一个则没有,有效的这个就是告诉工具更多的信息。有更多的正确的信息,就能更正确的结果。

评分

参与人数 1威望 +1 收起 理由
magic323 + 1

查看全部评分

gaochy1126 发表于 2012-9-26 07:53 | 显示全部楼层
没有使用过的,学习一下了!
kkzz 发表于 2012-9-26 08:01 | 显示全部楼层
6楼猴哥又给做出来贡献,哈哈,感谢!
 楼主| magic323 发表于 2012-9-26 12:47 | 显示全部楼层
6# GoldSunMonkey
谢谢猴哥啊!有了您的指点,我们才能进步的更快啊!
GoldSunMonkey 发表于 2012-9-26 13:43 | 显示全部楼层
6楼猴哥又给做出来贡献,哈哈,感谢!
kkzz 发表于 2012-9-26 08:01

必须的
GoldSunMonkey 发表于 2012-9-26 13:44 | 显示全部楼层
6# GoldSunMonkey  
谢谢猴哥啊!有了您的指点,我们才能进步的更快啊!
magic323 发表于 2012-9-26 12:47

感觉我像毛主席啊。
jakfens 发表于 2012-9-26 15:51 | 显示全部楼层
GoldSunMonkey 发表于 2012-9-26 15:55 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

3

主题

22

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部