打印

offset IN约束中valid怎么使用

[复制链接]
3427|13
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
magic323|  楼主 | 2012-9-25 09:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
在对FPGA输入管脚做offset约束时,我使用TIMEGRP "DATA" OFFSET = IN 2.35ns BEFORE  "PCLK"时就会有部分FPGA出现功能错误。但是增加了VALID后就都OK了,TIMEGRP "DATA" OFFSET = IN 2.35ns VALID 2ns BEFORE  "PCLK"。想知道这是什么原因,我之前看到的xilinx offset约束中VALID是可选的,有没有都可以。

相关帖子

沙发
Backkom80| | 2012-9-25 09:44 | 只看该作者
valid是指数据有较的时间。

使用特权

评论回复
板凳
magic323|  楼主 | 2012-9-25 09:47 | 只看该作者
2# Backkom80
那可以理解为我的offset约束出问题的原因就是因为没有加VALID吗?

使用特权

评论回复
地板
Backkom80| | 2012-9-25 14:07 | 只看该作者
见另一贴

使用特权

评论回复
5
magic323|  楼主 | 2012-9-25 14:25 | 只看该作者
恩呢

使用特权

评论回复
6
GoldSunMonkey| | 2012-9-25 23:39 | 只看该作者
本来就是可选的。这个就是告诉数据在时钟上升沿2.35ns来了,并保持2ns的保持时间。
TIMEGRP "DATA" OFFSET = IN 2.35ns VALID 2ns BEFORE  "PCLK"

另外一个则没有,有效的这个就是告诉工具更多的信息。有更多的正确的信息,就能更正确的结果。

使用特权

评论回复
评分
参与人数 1威望 +1 收起 理由
magic323 + 1
7
gaochy1126| | 2012-9-26 07:53 | 只看该作者
没有使用过的,学习一下了!

使用特权

评论回复
8
kkzz| | 2012-9-26 08:01 | 只看该作者
6楼猴哥又给做出来贡献,哈哈,感谢!

使用特权

评论回复
9
magic323|  楼主 | 2012-9-26 12:47 | 只看该作者
6# GoldSunMonkey
谢谢猴哥啊!有了您的指点,我们才能进步的更快啊!

使用特权

评论回复
10
GoldSunMonkey| | 2012-9-26 13:43 | 只看该作者
6楼猴哥又给做出来贡献,哈哈,感谢!
kkzz 发表于 2012-9-26 08:01

必须的

使用特权

评论回复
11
GoldSunMonkey| | 2012-9-26 13:44 | 只看该作者
6# GoldSunMonkey  
谢谢猴哥啊!有了您的指点,我们才能进步的更快啊!
magic323 发表于 2012-9-26 12:47

感觉我像毛主席啊。

使用特权

评论回复
12
jakfens| | 2012-9-26 15:51 | 只看该作者
:lol

使用特权

评论回复
13
GoldSunMonkey| | 2012-9-26 15:55 | 只看该作者
;P

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

3

主题

22

帖子

0

粉丝